一种移位寄存器及栅极驱动电路制造技术

技术编号:15508090 阅读:175 留言:0更新日期:2017-06-04 02:31
本发明专利技术涉及显示领域,提供一种移位寄存器,包括第一输入模块、第二输入模块、上拉模块、输出模块、第一电容、第二电容以及第三电容,其中,第一输入模块与输入信号端以及第一信号端电连接,通过输入信号端的控制将第一信号端输入的信号传输至第三节点;第二输入模块与输入信号端、第一信号端、第二信号端、第一时钟信号端电连接,将输入信号端输入的信号传输至第一节点;上拉模块与第一时钟信号端、第二信号端以及第二时钟信号端电连接,将第二信号端输入的信号传输至第二节点;输出模块与第一信号端、第二时钟信号输入端以及输出端电连接,将第一信号端或者第二时钟信号端输入的信号传输至输出端。

Shift register and gate drive circuit

The present invention relates to a display field, provides a shift register includes a first input module, second module, input pull-up module, output module, a first capacitor, a second capacitor and third capacitor, wherein, the first input module and the signal input end and a first signal terminal electrically connected through the control signal input end of the signal will be transmitted to the third the first node signal input; second input module and the signal input end, the first end and second end signal signal, a first clock signal terminal is electrically connected to the input signal input signal is transmitted to the first node; pull module and a first clock signal and the second signal terminal and the second terminal is electrically connected to the clock signal. Signal transmission to the second node second signal input and output module; the first signal input terminal, a second clock signal end and an output end electrically. The signal input from the first signal terminal or the second clock signal is transmitted to the output terminal.

【技术实现步骤摘要】
一种移位寄存器及栅极驱动电路
本专利技术涉及显示
,尤其涉及一种移位寄存器及栅极驱动电路。
技术介绍
随着显示屏的不断发展,消费群众对显示屏稳定性的要求也越来越高。显示屏的稳定性很大程度体现在栅极驱动电路以及组成栅极驱动电路的移位寄存器上。目前,移位寄存器多采用5T2C的结构(即包括5个TFT薄膜晶体管开关及2个电容)。如图1所示,图1为现有技术提供的一种移位寄存器,第一开关M1至第五开关M5均为P型薄膜晶体管。当输出端OUT输出低电平信号时,第三开关M3因输出端OUT输出的低电平信号而打开,此时高电平信号端VGH输出的高电平信号因第三开关M3打开而传输至第一节点N1。因第一节点N1为高电平信号,因此第五开关M5断开。如第一节点N1一直持续处于高电平状态,输出端OUT会输出异常,产生电路的竞争风险,造成移位寄存器不稳定。因此,目前急需一种稳定的移位寄存器及栅极驱动电路,能够在保证电路稳定并实现输出端正常输出。
技术实现思路
为解决上述问题,本专利技术提供一种移位寄存器,包括第一输入模块、第二输入模块、上拉模块、输出模块、第一电容、第二电容以及第三电容,其中,所述第一输入模块与输入信号端以及第一信号端电连接,通过输入信号端的控制将第一信号端输入的信号传输至第三节点;所述第二输入模块与所述输入信号端、所述第一信号端、第二信号端、第一时钟信号端电连接,将所述输入信号端输入的信号传输至第一节点;所述上拉模块与所述第一时钟信号端、所述第二信号端以及第二时钟信号端电连接,将所述第二信号端输入的信号传输至第二节点;所述输出模块与所述第一信号端、所述第二时钟信号输入端以及输出端电连接,将所述第一信号端或者所述第二时钟信号端输入的信号传输至所述输出端;所述第一电容,与所述第三节点电连接,用于稳定所述第三节点的电位;所述第二电容,与所述第一信号端和所述第二节点电连接,用于稳定所述第二节点的电位;所述第三电容,与所述输出端和所述第一节点电连接,用于抬高或者拉低所述第一节点的电位。一种栅极驱动电路,包括N级上述所述的一种移位寄存器,其中N为正整数。与现有技术相比,本专利技术的技术方案具有以下优点之一:移位寄存器包括第一输入模块、第二输入模块、上拉模块以及输出模块;其中,第一输入模块以及上拉模块与第三节点电连接,第二输入模块和输出模块与第一节点电连接,第二输入模块和上拉模块与第二节点电连接。其中,每半个周期,第一节点变为高电平信号,第二节点变为低电平信号,一定程度上保证了输出端的稳定。此外,本专利技术实施例为9T3C结构(即9个TFT薄膜晶体管开关、3个电容),开关数量少且各个信号输入端数量也少,一定程度上能够实现窄边框。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为现有技术提供的一种移位寄存器;图2为本专利技术实施例提供的一种移位寄存器的模块示意图;图3为本专利技术实施例提供的一种移位寄存器的具体示意图;图4为本专利技术实施例提供的另一种移位寄存器的具体示意图;图5为本专利技术实施例提供的又一种移位寄存器的具体示意图;图6为本专利技术实施例提供的再一种移位寄存器的具体示意图;图7为本专利技术实施例提供的一种移位寄存器的时序图;图8为本专利技术实施例提供的一种栅极驱动电路的示意图。具体实施方式下面结合示意图对本专利技术的一种移位寄存器及栅极驱动电路进行更详细的描述,其中表示了本专利技术的优选实施例,应该理解本领域技术人员可以修改在此描述的本专利技术,而仍然实现本专利技术的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道,而并不作为对本专利技术的限制。本专利技术提供一种移位寄存器,包括第一输入模块、第二输入模块、上拉模块、输出模块、第一电容、第二电容以及第三电容,其中,所述第一输入模块与输入信号端以及第一信号端电连接,通过输入信号端的控制将第一信号端输入的信号传输至第三节点;所述第二输入模块与所述输入信号端、所述第一信号端、第二信号端、第一时钟信号端电连接,将所述输入信号端输入的信号传输至第一节点;所述上拉模块与所述第一时钟信号端、所述第二信号端以及第二时钟信号端电连接,将所述第二信号端输入的信号传输至第二节点;所述输出模块与所述第一信号端、所述第二时钟信号输入端以及输出端电连接,将所述第一信号端或者所述第二时钟信号端输入的信号传输至所述输出端;所述第一电容,与所述第三节点电连接,用于稳定所述第三节点的电位;所述第二电容,与所述第一信号端和所述第二节点电连接,用于稳定所述第二节点的电位;所述第三电容,与所述输出端和所述第一节点电连接,用于抬高或者拉低所述第一节点的电位。具体的,如图2所示,图2为本专利技术实施例提供的一种移位寄存器的模块示意图。移位寄存器包括第一输入模块1、第二输入模块2、上拉模块3、输出模块4、第一电容C1、第二电容C2以及第三电容C3。其中,第一输入模块1与上拉模块3通过第三节点N3实现电连接,上拉模块3与第二输入模块2通过第二节点N2实现电连接,第二输入模块2与输出模块4通过第一节点N1实现电连接。第一输入模块1与输入信号端IN以及第一信号端VGH电连接,通过输入信号端IN的控制将第一信号端VGH输入的信号传输至第三节点N3;第二输入模块2与输入信号端IN、第一信号端VGH、第二信号端VGL以及第一时钟信号端CK1电连接,将输入信号端IN输入的信号传输至第一节点N1;上拉模块3与第一时钟信号端CK1、第二时钟信号端CK2以及第二信号端VGL电连接,将第二信号端VGL输入的信号传输至第二节点N2;输出模块4与第一信号端VGH、第二时钟信号端CK2以及输出端GOUT电连接,将第一信号端VGH或者第二时钟信号端CK2输入的信号传输至输出端GOUT;此外,第一电容C1与第三节点N3电连接,用于稳定第三节点N3的电位;第二电容C2与第一信号端VGH和第二节点N2电连接,用于稳定第二节点N2的电位;第三电容C3与输出端GOUT和第一节点N1电连接,用于抬高或者拉低第一节点N1的电位。上述实施例中,电路模块仅包括四个信号输入端、一个信号输出端以及三个电容即可实现移位寄存器的稳定输出,且在保证电路正常工作的情况下实现窄边框。具体的,如图3所示,图3为本专利技术实施例提供的一种移位寄存器的具体示意图。第一输入模块1包括第一开关T1,其中,第一开关T1的控制端电连接输入信号端IN,第一开关T1的第一极电连接第一信号端VGH,第一开关T1的第二极电连接第三节点N3。第一开关T1通过输入信号端IN的控制而导通,将第一信号端VGH的信号传输至第三节点N3。第二输入模块2包括第五开关T5、第六开关T6以及第七开关T7。其中,第五开关T5的控制端电连接第一时钟信号端CK1,第五开关T5的第一极电连接第六开关T6的控制端,第五开关T5的第二极电连接输入信号端IN。第六开关T6的第一极电连接第一信号端VGH,第六开关T6的第二极电连接第二节点N2。第七开关T7的控制端电连接第二信号端VGL,第七开关T7的第一极电连接第六开关T6的控制端,第七开关T7的第二极电连接第本文档来自技高网...
一种移位寄存器及栅极驱动电路

【技术保护点】
一种移位寄存器,包括第一输入模块、第二输入模块、上拉模块、输出模块、第一电容、第二电容以及第三电容,其中,所述第一输入模块与输入信号端以及第一信号端电连接,通过输入信号端的控制将第一信号端输入的信号传输至第三节点;所述第二输入模块与所述输入信号端、所述第一信号端、第二信号端、第一时钟信号端电连接,将所述输入信号端输入的信号传输至第一节点;所述上拉模块与所述第一时钟信号端、所述第二信号端以及第二时钟信号端电连接,将所述第二信号端输入的信号传输至第二节点;所述输出模块与所述第一信号端、所述第二时钟信号输入端以及输出端电连接,将所述第一信号端或者所述第二时钟信号端输入的信号传输至所述输出端;所述第一电容,与所述第三节点电连接,用于稳定所述第三节点的电位;所述第二电容,与所述第一信号端和所述第二节点电连接,用于稳定所述第二节点的电位;所述第三电容,与所述输出端和所述第一节点电连接,用于抬高或者拉低所述第一节点的电位。

【技术特征摘要】
1.一种移位寄存器,包括第一输入模块、第二输入模块、上拉模块、输出模块、第一电容、第二电容以及第三电容,其中,所述第一输入模块与输入信号端以及第一信号端电连接,通过输入信号端的控制将第一信号端输入的信号传输至第三节点;所述第二输入模块与所述输入信号端、所述第一信号端、第二信号端、第一时钟信号端电连接,将所述输入信号端输入的信号传输至第一节点;所述上拉模块与所述第一时钟信号端、所述第二信号端以及第二时钟信号端电连接,将所述第二信号端输入的信号传输至第二节点;所述输出模块与所述第一信号端、所述第二时钟信号输入端以及输出端电连接,将所述第一信号端或者所述第二时钟信号端输入的信号传输至所述输出端;所述第一电容,与所述第三节点电连接,用于稳定所述第三节点的电位;所述第二电容,与所述第一信号端和所述第二节点电连接,用于稳定所述第二节点的电位;所述第三电容,与所述输出端和所述第一节点电连接,用于抬高或者拉低所述第一节点的电位。2.如权利要求1所述的一种移位寄存器,其中,所述第一输入模块包括第一开关;所述第一开关的控制端与所述输入信号端电连接,所述第一开关的第一极与所述第一信号端电连接,所述第一开关的第二极与所述第三节点电连接。3.如权利要求1所述的一种移位寄存器,其中,所述第二输入模块包括第五开关、第六开关以及第七开关;所述第五开关的控制端电连接所述第一时钟信号端,所述第五开关的第一极电连接所述第六开关的控制端,所述第五开关的第二极电连接所述输入信号端;所述第六开关的第一极电连接所述第一信号端,所述第六开关的第二极电连接所述第二节点;所述第七开关的控制端电连接所述第二信号端,所述第七开关的第一极电连接所述第六开关的控制端,所述第七开关的第二极电连接所述第一节点。4.如权利要求1所述的一种移位寄存器,其中,所述上拉模块包括第二开关、第三开关以及第四开关;所述第二开关的控制端电连接所述第二时钟信号端,所述第二开关的第一极电连接所述第二信号端,所述第二开关的第二极电连接所述第三节点;所述第三...

【专利技术属性】
技术研发人员:朱仁远向东旭李玥
申请(专利权)人:上海天马有机发光显示技术有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1