The utility model discloses a phase difference regulating circuit, including FPGA chip, digital signal generating unit, a first D/A conversion unit, second D/A conversion unit, a first adjustable delay unit, second adjustable delay unit, a phase difference detecting unit, a first amplification shaping unit and second amplification shaping unit, the FPGA chip and digital signal which unit is the digital signal generating unit and the first D/A conversion unit, connected to a second D/A conversion unit, a first adjustable delay unit and the first D/A conversion unit which is connected with second adjustable delay unit is connected with the second D/A conversion unit, a phase difference detecting unit and a first adjustable delay unit is connected, second adjustable delay unit is connected first, amplifying and shaping unit and the first adjustable delay unit which is connected with the second amplification shaping unit and second adjustable delay unit. The utility model has the advantages that the phase difference between the two signals can be effectively adjusted.
【技术实现步骤摘要】
相位差调节电路
本技术涉及电子电路
,具体涉及一种相位差调节电路。
技术介绍
现有的相位差调节电路存在调节不精准的问题。
技术实现思路
本技术的目的在于提供一种相位差调节电路,其能够有效调节两路信号的相位差。为实现上述目的,本技术提供如下技术方案:一种相位差调节电路,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元相连,第一D/A转换单元将数字信号产生单元产生的第一信号转化为第二信号,上述数字信号产生单元与上述第二D/A转换单元相连,第二D/A转换单元将数字信号产生单元产生的的第一信号转化为第三信号,第一可调延时单元与第一D/A转换单元相连,第一可调延时单元将第二信号转化为第四信号,第二可调延时单元与第二D/A转换单元相连,第二可调延时单元将第三信号转化为第五信号,相位差检测单元与第一可调延时单元相连,相位差检测单元与第二可调延时单元相连,相位差检测单元用于检测第四信号与第五信号的相位差,第一放大整形单元与第一可调延时单元相连,第一放大整形单元将第四信号转化为第六信号,第二放大整形单元与第二可调延时单元相连,第二放大整形单元将第五信号转化为第七信号,相位差检测单元将相位差信息反馈给第一可调延时单元,第一可调延时单元根据相位差信息调整输出的第四信号,相位差检测单元将相位差信息反馈给第二可调延时单元,第二可调延时单元根据相位差信息调整输出的第五信号。本技术的工作原理 ...
【技术保护点】
一种相位差调节电路,其特征在于,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元相连,第一D/A转换单元将数字信号产生单元产生的第一信号转化为第二信号,上述数字信号产生单元与上述第二D/A转换单元相连,第二D/A转换单元将数字信号产生单元产生的的第一信号转化为第三信号,第一可调延时单元与第一D/A转换单元相连,第一可调延时单元将第二信号转化为第四信号,第二可调延时单元与第二D/A转换单元相连,第二可调延时单元将第三信号转化为第五信号,相位差检测单元与第一可调延时单元相连,相位差检测单元与第二可调延时单元相连,相位差检测单元用于检测第四信号与第五信号的相位差,第一放大整形单元与第一可调延时单元相连,第一放大整形单元将第四信号转化为第六信号,第二放大整形单元与第二可调延时单元相连,第二放大整形单元将第五信号转化为第七信号,相位差检测单元将相位差信息反馈给第一可调延时单元,第一可调延时单元根据相 ...
【技术特征摘要】
1.一种相位差调节电路,其特征在于,包括FPGA芯片、数字信号产生单元、第一D/A转换单元、第二D/A转换单元、第一可调延时单元、第二可调延时单元、相位差检测单元、第一放大整形单元和第二放大整形单元,上述FPGA芯片与数字信号产生单元相连,上述数字信号产生单元与上述第一D/A转换单元相连,第一D/A转换单元将数字信号产生单元产生的第一信号转化为第二信号,上述数字信号产生单元与上述第二D/A转换单元相连,第二D/A转换单元将数字信号产生单元产生的的第一信号转化为第三信号,第一可调延时单元与第一D/A转换单元相连,第一可调延时单元将第二信号转化为第四信号,第二可调...
【专利技术属性】
技术研发人员:王春林,
申请(专利权)人:固纬电子苏州有限公司,
类型:新型
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。