混合锁定检测器制造技术

技术编号:14923252 阅读:105 留言:0更新日期:2017-03-30 15:29
本实用新型专利技术涉及一种混合锁定检测器。装置包括模拟电路和数字电路。模拟电路可以被配置为响应于(i)上脉冲的宽度与预定宽度的比较以及(ii)下脉冲的宽度与预定宽度的比较而生成使能信号。上脉冲和下脉冲可以响应于反馈信号与参考信号的比较而生成。当两个比较结果都在预定阈值内时,使能信号可以是有效的。数字电路可以被配置为生成代表在(i)反馈信号与(ii)参考信号之间的锁定状态的输出信号。锁定状态可以(a)在基于参考信号的脉冲数的决策时窗内并且(b)在使能信号为有效时确定。

【技术实现步骤摘要】

本技术一般地涉及时钟产生,并且更特别地涉及用于实现快速反应混合锁定检测器的方法和/或装置。
技术介绍
常规的基于计数器的锁定检测器通过在规定的一段时间内根据锁定准确度规范来比较参考时钟和压控振荡器(VCO)的反馈时钟来起作用。常规的锁定检测器通常需要对数千个时钟周期进行计数来获得锁定准确度。但是,在锁相环路(PLL)的相位锁定的初始过程中,VCO频率能够比参考频率高得多或低得多。VCO频率与参考频率之差能够产生未锁定信号,即使PLL在第一锁定检测时窗的端部已经被锁定。第二锁定检测时窗需要开始,并且另外的数千个时钟周期被浪费用于进行比较。即使第一检测时窗成功产生了正确的输出,PLL为了规定的准确度也仍然需要很长时间。在许多应用中,例如,在存储器接口中,只有数百个时钟周期被允许用于锁定检测。希望的是实现快速反应混合锁定检测器。
技术实现思路
根据本技术的一个方面,涉及一种混合锁定检测器,包括:模拟电路,被配置为响应于(i)上脉冲的宽度与预定宽度的第一比较以及(ii)下脉冲的宽度与所述预定宽度的第二比较而生成使能信号,其中(a)所述上脉冲和所述下脉冲响应于反馈信号与参考信号的比较而生成,并且(b)当所述第一比较和所述第二比较两者都在预定阈值内时,所述使能信号是有效的(active);以及数字电路,被配置为生成代表(i)所述反馈信号与(ii)所述参考信号之间的锁定状态的输出信号,其中所述锁定状态(a)在基于所述参考信号的脉冲数的决策时窗期间以及(b)当所述使能信号为有效时被确定。根据上述混合锁定检测器的某些实施例中,所述决策时窗在所述使能信号为有效之后开始。根据上述混合锁定检测器的某些实施例中,所述决策时窗被周期性地重复,直到所述使能信号变为非有效。根据上述混合锁定检测器的某些实施例中,所述预定阈值包括与所述上脉冲的所述宽度和所述下脉冲的所述宽度对应的逻辑值的连续数量的确定。根据上述混合锁定检测器的某些实施例中,(i)与所述上脉冲的所述宽度对应的所述逻辑值基于所述上脉冲的过滤来确定,并且(ii)与所述下脉冲的所述宽度对应的所述逻辑值基于所述下脉冲的过滤来确定。根据上述混合锁定检测器的某些实施例中,所述模拟电路实现相位比较器。根据上述混合锁定检测器的某些实施例中,所述相位比较器包括移位采样寄存器。根据上述混合锁定检测器的某些实施例中,所述移位采样寄存器被实现用于去除亚稳定性。根据上述混合锁定检测器的某些实施例中,所述移位采样寄存器被实现用于确定逻辑值的连续数量。根据上述混合锁定检测器的某些实施例中,(i)所述移位采样寄存器实现24位的移位采样寄存器,(ii)所述24位的移位采样寄存器的前八级去除亚稳定性并且(iii)所述24位的移位采样寄存器的后十六级确定是否已有16个连续的逻辑零值。根据上述混合锁定检测器的某些实施例中,所述移位采样寄存器包括多个串联配置的触发器电路。根据上述混合锁定检测器的某些实施例中,所述相位比较器包含被配置为过滤(a)所述上脉冲和(b)所述下脉冲中的至少一个的脉冲采样电路。根据上述混合锁定检测器的某些实施例中,所述数字电路实现锁存检测器。根据上述混合锁定检测器的某些实施例中,所述输出信号被呈现给逻辑门,所述逻辑门被配置为当所述输出信号为有效时禁用所述模拟电路。根据上述混合锁定检测器的某些实施例中,所述模拟电路被配置为当所述反馈信号和所述参考信号远未最终锁定时启用所述数字电路以跳过计数时钟周期。根据上述混合锁定检测器的某些实施例中,所述决策时窗包括144个时钟周期。根据上述混合锁定检测器的某些实施例中,所述预定宽度对应于400ps。根据上述混合锁定检测器的某些实施例中,所述混合锁定检测器被实现于存储器内。根据上述混合锁定检测器的某些实施例中,所述混合锁定检测器包括在锁相环路中的快速反应混合锁定检测器。根据上述混合锁定检测器的某些实施例中,(i)所述上脉冲在所述反馈信号低于所述参考信号时生成,并且(ii)所述下脉冲在所述反馈信号高于所述参考信号时生成。根据本技术的另一方面,涉及一种装置,该装置包含模拟电路和数字电路。模拟电路可以被配置为响应于(i)上脉冲的宽度与预定宽度的比较以及(ii)下脉冲的宽度与预定宽度的比较而生成使能信号。上脉冲和下脉冲可以响应于反馈信号与参考信号的比较而生成。当两个比较结果都在预定阈值内时,使能信号可以是有效(active)的。数字电路可以被配置为生成代表(i)反馈信号与(ii)参考信号之间的锁定状态的输出信号。锁定状态可以(a)在基于参考信号的脉冲数的决策时窗期间以及(b)在使能信号为有效时确定。在以上所描述的装置的某些实施例中,决策时窗在使能信号变为有效之后开始。在以上所描述的装置的某些实施例中,决策时窗周期性地重复,直到使能信号为非有效的。在以上所描述的装置的某些实施例中,预定阈值包括关于与上脉冲的宽度和下脉冲的宽度对应的逻辑值的连续数目的确定。在以上所描述的装置的某些实施例中,与上脉冲的宽度对应的逻辑值基于上脉冲的过滤来确定,并且与下脉冲的宽度对应的逻辑值基于下脉冲的过滤来确定。在以上所描述的装置的某些实施例中,模拟电路实现相位比较器。在以上所描述的装置的某些实施例中,相位比较器包含移位采样寄存器。在以上所描述的装置方面的某些实施例中,移位采样寄存器被实现用于去除亚稳定性。在以上所描述的装置的某些实施例中,移位采样寄存器被实现用于确定逻辑值的连续数目。在以上所描述的装置的某些实施例中,移位采样寄存器实现了24位移位采样寄存器,该24位移位采样寄存器的前八级去除亚稳定性,并且它的后十六级确定是否已有16个连续的逻辑零值。在以上所描述的装置的某些实施例中,移位采样寄存器包含串联配置的多个触发器电路。在以上所描述的装置的某些实施例中,相位比较器包含被配置为过滤(a)上脉冲和(b)下脉冲中的至少一个的脉冲采样电路。在以上所描述的装置的某些实施例中,数字电路实现锁定检测器。在以上所描述的装置的某些实施例中,当输出信号为有效时,输出信号被呈现给被配置为禁用模拟电路的逻辑门。在以上所描述的装置的某些实施例中,当反馈信号和参考信号远未最终锁定时,模拟电路被配置为启用数字电路以跳过计数时钟周期。在以上所描述的装置的某些实施例中,决策时窗包括144个时钟周期。在以上所描述的装置的某些实施例中,预定宽度对应于400ps。在以上所描述的装置的某些实施例中,所述装置被实现于存储器内。在以上所描述的装置的某些实施例中,所述装置包括在锁相环路中的快速反应混合锁定检测器。在以上所描述的装置的某些实施例中,上脉冲在反馈信号低于参考信号时生成,并且下脉冲在反馈信号高于参考信号时生成。附图说明本技术的实施例从下面的详细描述以及随附的权利要求书和附图中明了,在附图中:图1是本技术的一种示例实施例的示图;图2是在PLL电路环境下的锁定检测器的示图;图3是图1的模拟电路的示图;图4是示出移位采样电阻器的细节的示图;图5是示出用于检测连续的零值的数目的逻辑的示图;图6是毛刺去除电路的示图;图7是示出近乎锁定状态的时序图;以及图8是示出锁定信号的生成的时序图。具体实施方式本技术的实施例包括提供混合锁定检测器,该混合锁定检测器可以(i)提供快速响应,(ii)用于PLL内本文档来自技高网...

【技术保护点】
一种混合锁定检测器,其特征在于包括:模拟电路,被配置为响应于(i)上脉冲的宽度与预定宽度的第一比较以及(ii)下脉冲的宽度与所述预定宽度的第二比较而生成使能信号,其中(a)所述上脉冲和所述下脉冲响应于反馈信号与参考信号的比较而生成,并且(b)当所述第一比较和所述第二比较两者都在预定阈值内时,所述使能信号是有效的;以及数字电路,被配置为生成代表(i)所述反馈信号与(ii)所述参考信号之间的锁定状态的输出信号,其中所述锁定状态(a)在基于所述参考信号的脉冲数的决策时窗期间以及(b)当所述使能信号为有效时被确定。

【技术特征摘要】
1.一种混合锁定检测器,其特征在于包括:模拟电路,被配置为响应于(i)上脉冲的宽度与预定宽度的第一比较以及(ii)下脉冲的宽度与所述预定宽度的第二比较而生成使能信号,其中(a)所述上脉冲和所述下脉冲响应于反馈信号与参考信号的比较而生成,并且(b)当所述第一比较和所述第二比较两者都在预定阈值内时,所述使能信号是有效的;以及数字电路,被配置为生成代表(i)所述反馈信号与(ii)所述参考信号之间的锁定状态的输出信号,其中所述锁定状态(a)在基于所述参考信号的脉冲数的决策时窗期间以及(b)当所述使能信号为有效时被确定。2.根据权利要求1所述的混合锁定检测器,其特征在于所述决策时窗在所述使能信号为有效之后开始。3.根据权利要求1所述的混合锁定检测器,其特征在于所述决策时窗被周期性地重复,直到所述使能信号变为非有效。4.根据权利要求1所述的混合锁定检测器,其特征在于所述预定阈值包括与所述上脉冲的所述宽度和所述下脉冲的所述宽度对应的逻辑值的连续数量的确定。5.根据权利要求4所述的混合锁定检测器,其特征在于(i)与所述上脉冲的所述宽度对应的所述逻辑值基于所述上脉冲的过滤来确定,并且(ii)与所述下脉冲的所述宽度对应的所述逻辑值基于所述下脉冲的过滤来确定。6.根据权利要求1所述的混合锁定检测器,其特征在于所述模拟电路实现相位比较器。7.根据权利要求6所述的混合锁定检测器,其特征在于所述相位比较器包括移位采样寄存器。8.根据权利要求7所述的混合锁定检测器,其特征在于所述移位采样寄存器被实现用于去除亚稳定性。9.根据权利要求7所述的混合锁定检测器,其特征在于所述移位采样寄存器被实现用于确定逻辑值...

【专利技术属性】
技术研发人员:陈新庆刘海齐张原
申请(专利权)人:综合器件技术公司
类型:新型
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1