当前位置: 首页 > 专利查询>索尼公司专利>正文

摄像组件、控制方法及摄像装置制造方法及图纸

技术编号:14002353 阅读:110 留言:0更新日期:2016-11-16 09:33
本技术涉及可获得更多样的摄像图像的摄像组件、控制方法及摄像装置。根据本技术的摄像组件包括:像素阵列,其从像素阵列的多个像素中的每一个,读出通过对入射光进行光电转换而获得的像素信号;模拟处理单元,其对模拟像素信号进行信号处理,获得数字图像数据;存储单元,其储存所述图像数据;信号处理单元,其对所述存储单元中储存的所述图像数据进行信号处理;输出单元,其输出所述存储单元中储存的所述图像数据;以及控制单元,其使读取处理、模拟处理、数字处理以及输出处理以彼此独立的处理速度执行。本技术例如可应用于摄像组件和电子装置。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种摄像组件、控制方法及摄像装置,更具体地,涉及一种可获取更多样的摄像图像的摄像组件、控制方法及摄像装置。
技术介绍
在相关领域的图像传感器中,不存在可储存帧的存储器(DRAM(Dynamic Random Access Memory,动态随机存取存储器)等)、或者可储存足够多行的存储器(SRAM(Static Random Access Memory,静态随机存取存储器)等)。因此,图像传感器所执行的读取像素信号、模拟处理、数字处理、输出处理等各个处理按照相同的处理速度及处理速率(帧速率)来执行。然而,作为从图像传感器的像素阵列单元的像素读出信号的方法,存在一种技术,其在将从像素读出的模拟像素信号进行数字化的信号处理单元之后设置非易失性存储器,并利用该非易失性存储器高速读出数字化的信号(例如,参见专利文献1)。专利文献1:JP特开2004-64410号公报。
技术实现思路
本专利技术要解决的技术问题当以相同的处理速度及处理速率(帧速率)执行读取、模拟处理、数字处理及输出处理时,处理速度及处理速率(帧速率)取决于最慢的处理系统。尤其是由于输出规范会影响后续连接的装置,因此难以灵活设定处理速度及处理速率(帧速率)。因此,快门动作或信号处理等其他处理恐怕也将受输出处理的处理速度和处理速率的限制,因而难以灵活设定这些处理的处理速度及处理速率。例如,难以实现快门动作或信号处理的提速。应当注意的是,虽然利用专利文献1所公开的方法可实现高速读取,但无法控制数字处理或输出处理的处理速度。并且也难以控制处理速率。因此,根据专利文献1所记载的方法,通过控制各个处理的处理速度和处理速率而获取多样的摄像图像并非易事。鉴于所述状况而提出本技术,其目的在于能够获取更多样的摄像图像。解决问题的手段根据本技术的一个实施例,提供一种摄像组件,其包括:像素阵列,其从像素阵列的多个像素中的每一个,读出通过将入射光进行光电转换而获取的像素信号;模拟处理单元,其对模拟像素信号进行信号处理而获取数字图像数据;存储单元,其储存所述图像数据;信号处理单元,其对储存在所述存储单元中的图像数据进行信号处理;输出单元,其输出所述存储单元中储存的图像数据;以及控制单元,其使以彼此独立的处理速度执行以下处理:所述像素阵列进行读出所述像素信号的读取处理;所述模拟处理单元对模拟像素信号进行信号处理,即模拟处理;所述信号处理单元对数字图像数据进行信号处理,即数字处理;以及所述输出单元对所述图像数据进行输出处理。所述控制单元可使以比所述数字处理和输出处理更高的速度执行所述读取处理和模拟处理。所述控制单元可进一步使以比所述输出处理更低的速度执行所述数字处理。所述控制单元可使以比所述读取处理、读取处理和输出处理更高的速度执行所述数字处理。所述控制单元可使在一个帧处理期间多次执行所述数字处理。所述控制单元可使以比所述数字处理和输出处理更高的速度和更高的速率执行所述读取处理和模拟处理。所述存储器可为帧存储器。所述帧存储器可具有存储预定数量的最新帧的环形缓冲区。所述控制单元可使对环形缓冲区中所储存的较早帧的图像数据执行数字处理。所述帧存储器可具有能够储存多个帧的图像数据的存储容量,所述控制单元可使对帧存储器中所存储的较早帧的图像数据执行数字处理。所述摄像组件可进一步包括单个半导体基板,并且所述像素阵列、模拟处理单元、存储单元、信号处理单元、输出单元及控制单元可形成在所述半导体基板上。所述摄像组件可进一步包括多个彼此堆叠的半导体基板,并且所述像素阵列、模拟处理单元、存储单元、信号处理单元、输出单元及控制单元可分别形成在所述多个半导体基板中的的一个对应半导体基板上。根据本技术的一个实施例,提供一种控制方法,包括:以彼此独立的处理速度执行以下处理:从像素阵列的多个像素中的每一个,读出将入射光进行光电转换而获取的像素信号的读取处理:对从所述像素阵列的像素读取的模拟像素信号进行信号处理而获取数字图像数据的模拟处理;对存储单元中所储存的数字图像数据进行的信号处理,即数字处理;以及输出所述存储单元中所储存的数字图像数据的输出处理。根据本技术的另一实施例,提供一种摄像装置,其包括:摄像单元,其拍摄物体;图像处理单元,其对所述摄像单元所获取的图像数据进行图像处理,所述摄像单元包括:像素阵列,其从像素阵列的多个像素中的每一个,读出将入射光进行光电转换而获取的像素信号;模拟处理单元,其对模拟像素信号进行信号处理;存储单元,其储存所述图像数据;信号处理单元,其对存储单元中所储存的图像数据进行信号处理;输出单元,其输出存储单元中所储存的图像数据;以及控制单元,其使以彼此独立的处理速度执行以下处理:所述像素阵列进行读出所述像素信号的读取处理;所述模拟处理单元对模拟像素信号进行信号处理,即模拟处理;所述信号处理单元对数字图像数据进行信号处理,即数字处理;以及所述输出单元对所述图像数据进行输出处理。在本技术的实施例中,以彼此独立的处理速度执行下述处理:从像素阵列的多个像素中的每一个,读出将入射光进行光电转换而获取的像素信号的读取处理;对从像素阵列的像素读取的模拟像素信号进行信号处理,而获取数字图像数据的模拟处理;对存储单元中所储存的数字图像数据的信号处理,即数字处理;以及输出存储单元中所储存的数字图像数据的输出处理。在根据本技术另一实施例的摄像装置中,以彼此独立的处理速度执行下述各个处理:从像素阵列的多个像素中的每一个,读出将入射光进行光电转换而获取的像素信号的读取处理;对从像素阵列的像素读取的模拟像素信号进行信号处理,而获取数字图像数据的模拟处理;对存储单元中所储存的数字图像数据的信号处理,即数字处理;以及输出存储单元中所储存的数字图像数据的输出处理,由此,对如上所述通过拍摄而获取的图像数据进行图像处理。本专利技术的技术效果根据本技术,可获取摄像图像。根据本技术,还可获取更多样的摄像图像。附图简要说明图1示出了说明各个处理的操作示例的示意图。图2示出了图像传感器的主要结构示例的方块图。图3示出了单位像素的主要结构示例的示意图。图4示出了说明各个处理的处理速度与处理速率如何独立的示意图。图5示出了控制状态的示例的示意图。图6示出了说明控制处理流程的示例的流程图。图7示出了控制状态的示例的示意图。图8示出了控制处理流程的示例的流程图。图9示出了控制状态的示例的示意图。图10示出了控制处理流程的示例的流程图。图11示出了控制状态的示例的示意图。图12示出了控制处理流程的示例的流程图。图13示出了控制状态的示例的示意图。图14示出了控制状态的示例的示意图。图15示出了控制处理流程的示例的流程图。图16示出了控制状态的示例的示意图。图17示出了控制处理流程的示例的流程图。图18示出了图像传感器的物理结构示例的示意图。图19示出了摄像装置的主要结构示例的示意图。具体实施方式在下文中,将描述用于实施本专利技术的配置(以下称为实施例)。应当注意的是,将按以下顺序进行描述。1.第1实施例(图像传感器)2.第2实施例(图像传感器)3.第3实施例(图像传感器)4.第4实施例(摄像装置)<1.第1实施例><处理速度或处理速率>在相关领域的图像传感器中,不存在可储存帧的存储器(DRAM(Dyna本文档来自技高网...
摄像组件、控制方法及摄像装置

【技术保护点】
一种摄像组件,包括:像素阵列,其从像素阵列的多个像素中的每一个,读出通过对入射光进行光电转换而获得的像素信号;模拟处理单元,其对模拟像素信号进行信号处理,获得数字图像数据;存储单元,其储存所述图像数据;信号处理单元,其对所述存储单元中储存的所述图像数据进行信号处理;输出单元,其输出所述存储单元中储存的所述图像数据;以及控制单元,其使以下单元以彼此独立的处理速度执行以下处理:所述像素阵列进行读出所述像素信号的读取处理、所述模拟处理单元对所述模拟像素信号进行信号处理,即模拟处理、所述信号处理单元对所述数字图像数据进行信号处理,即数字处理、以及所述输出单元对所述图像数据进行输出处理。

【技术特征摘要】
【国外来华专利技术】2014.03.20 JP 2014-0587601.一种摄像组件,包括:像素阵列,其从像素阵列的多个像素中的每一个,读出通过对入射光进行光电转换而获得的像素信号;模拟处理单元,其对模拟像素信号进行信号处理,获得数字图像数据;存储单元,其储存所述图像数据;信号处理单元,其对所述存储单元中储存的所述图像数据进行信号处理;输出单元,其输出所述存储单元中储存的所述图像数据;以及控制单元,其使以下单元以彼此独立的处理速度执行以下处理:所述像素阵列进行读出所述像素信号的读取处理、所述模拟处理单元对所述模拟像素信号进行信号处理,即模拟处理、所述信号处理单元对所述数字图像数据进行信号处理,即数字处理、以及所述输出单元对所述图像数据进行输出处理。2.如权利要求1所述的摄像组件,其中,所述控制单元使所述读取处理和所述模拟处理以比所述数字处理和所述输出处理更高的速度来执行。3.如权利要求2所述的摄像组件,其中,所述控制单元进一步使所述数字处理以比所述输出处理更低的速度来执行。4.如权利要求1所述的摄像组件,其中,所述控制单元使以比所述读取处理、读取处理和输出处理更高的速度执行所述数字处理。5.如权利要求4所述的摄像组件,其中,所述控制单元使所述数字处理在一个帧处理期间多次执行。6.如权利要求1所述的摄像组件,其中,所述控制单元使所述读取处理和所述模拟处理以比所述数字处理和输出处理更高的速度和更高的速率来执行。7.如权利要求1所述的摄像组件,其中,所述存储器为帧存储器。8.如权利要求7所述的摄像组件,其中,所述帧存储器包括存储预定数量的最新帧的环形缓冲区。9.如权利要求8所述的摄像组件,其中,所述控制单元使所述数字处理对所述环形缓冲区中所储存的较早帧的图像数据来执行。10.如权利要求7所述的摄像组件,其中,所述帧存...

【专利技术属性】
技术研发人员:佐佐木庆太中岛务桥爪淳
申请(专利权)人:索尼公司
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1