一种阵列基板驱动电路、阵列基板及相应的液晶显示器制造技术

技术编号:9935976 阅读:88 留言:0更新日期:2014-04-18 14:32
一种阵列基板驱动电路,其特征在于,包括多个用于驱动阵列基板的栅线的GoA驱动单元,其中,每一GoA驱动单元连接一条栅线;奇数行的栅线所连接的GoA驱动单元设置在所述阵列基板的一侧,偶数行的栅线所连接的GoA驱动单元设置在所述阵列基板的另一侧;所述每一GoA驱动单元均具有第一驱动信号输入端、第二驱动信号输入端以及一个输出端,所述第一驱动信号输入端与上级GoA驱动单元的输出端相连,所述第二驱动信号输入端与下级GoA驱动单元的输出端相连,与所述GoA驱动单元连接栅线连接在所述输出端上。

【技术实现步骤摘要】
一种阵列基板驱动电路、阵列基板及相应的液晶显示器
本专利技术涉及薄膜晶体管液晶显示器(ThinFilmTransistorliquidcrystaldisplay,TFT-LCD)领域,特别涉及一种阵列基板驱动电路、阵列基板及相应的液晶显示器。
技术介绍
液晶显示器技术有了飞速的发展,从屏幕的尺寸到显示的质量都取得了极大的进步,液晶显示器具有体积小、功耗低、无辐射等特点,现已占据了平面显示领域的主导地位。随着液晶显示技术的发展,高分辨率、高对比度、高刷新速率、窄边框、薄型化已成为液晶显示器的发展趋势;目前常采用TFT(ThinFilmTransistor,薄膜晶体管)来设置GoA(GateOnArray,阵列栅驱动)电路,为了实现液晶显示面板的窄边框、薄型化和低成本简化GoA电路和缩小GoA电路面积已非常重要。如图1所示,示出了现有技术中采用单边驱动的阵列基板驱动电路的结构示意图;在该种单边驱动的阵列基板中,每一行对应一个GoA驱动单元,通常GoA驱动单元都采用7个以上的TFT晶体管,对于GoA电路的面板一侧,边框设计就会较宽,这样不利于窄边框设计。如图2所示,示出了现有技术中采用双边驱动的阵列基板驱动电路的结构示意图;在该种双边驱动的阵列基板中,其为对称结构,每一行采用两个GoA驱动单元进行双边驱动,这种设计的优点是提高栅极驱动能力,缺点是电路复杂,GoA驱动单元占用面积较大,更加不利于窄边框设计。
技术实现思路
本专利技术所要解决的技术问题在于,提供一种阵列基板驱动电路、阵列基板及相应的液晶显示器,可以减少阵列基板驱动电路所占的面积,利于液晶显示器的窄边框设计。为了解决上述技术问题,本专利技术的实施例的一方面提供了一种阵列基板驱动电路,包括多个用于驱动阵列基板的栅线的GoA驱动单元,其中,每一GoA驱动单元连接一条栅线;奇数行的栅线所连接的GoA驱动单元设置在所述阵列基板的一侧,偶数行的栅线所连接的GoA驱动单元设置在所述阵列基板的另一侧;所述每一GoA驱动单元均具有第一驱动信号输入端、第二驱动信号输入端以及一个输出端,所述第一驱动信号输入端与上级GoA驱动单元的输出端相连,所述第二驱动信号输入端与下级GoA驱动单元的输出端相连,与所述每一GoA驱动单元连接的栅线连接在所述每一GoA驱动单元的输出端上;其中,每一GoA驱动单元包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管和储存电容,其中:第一薄膜晶体管的源极和栅极均与上级GoA驱动单元的信号输出端相连接,其漏极分别与第二薄膜晶体管的栅极、储存电容的一端、第三薄膜晶体管的漏极相连接;第二薄膜晶体管的源极与时钟信号输出端相连接,其栅极与储存电容的第一端相连接,其漏极与本级信号输出端、第四薄膜晶体管的源极、储存电容的第二端相连接;第三薄膜晶体管的源极与储存电容的第一端连接,其栅极连接下级GoA驱动单元的信号输出端,其源极接低电位输入线或接地;第四薄膜晶体管的源极与本级信号输出端和储存电容的第二端相连,其栅极连接下级GoA驱动单元的信号输出端,其漏极接低电位输入线或接地。其中,所述奇数行的各栅线所连接的各GoA驱动单元所连接的时钟信号输出端为第一时钟信号的输出端,所述偶数行的各栅线所连接的各GoA驱动单元所连接的信号输出端为第二时钟信号的输出端,所述第一时钟信号与所述第二时钟信号周期长度相同,相位相差半个周期。其中,位于最前端的GoA驱动单元的所述第一驱动信号输入端连接有一扫描触发信号线,用于触发所述位于最前端的GoA驱动单元开始工作。相应地,本专利技术实施例的另一方面提供一种液晶显示器的阵列基板,包括由栅线和数据线限定的多个像素单元,每个像素单元内形成薄膜晶体管和像素电极;进一步包括有用于驱动所述栅线的阵列基板驱动电路,其特征在于,所述驱动电路包括多个GoA驱动单元,其中,每一GoA驱动单元的输出端连接一条栅线;奇数行的栅线所连接的GoA驱动单元设置在所述阵列基板的一侧,偶数行的栅线所连接的GoA驱动单元设置在所述阵列基板的另一侧;所述每一GoA驱动单元均具有第一驱动信号输入端、第二驱动信号输入端以及一个输出端,所述第一驱动信号输入端与上级GoA驱动单元的输出端相连,所述第二驱动信号输入端与下级GoA驱动单元的输出端相连,与所述每一GoA驱动单元连接栅线连接在所述每一GoA驱动单元的输出端上;其中,每一GoA驱动单元包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管和储存电容,其中:第一薄膜晶体管的源极和栅极均与上级GoA驱动单元的信号输出端相连接,其漏极分别与第二薄膜晶体管的栅极、储存电容的一端、第三薄膜晶体管的漏极相连接;第二薄膜晶体管的源极与时钟信号输出端相连接,其栅极与储存电容的第一端相连接,其漏极与本级信号输出端、第四薄膜晶体管的源极、储存电容的第二端相连接;第三薄膜晶体管的源极与储存电容的第一端连接,其栅极连接下级GoA驱动单元的信号输出端,其源极接低电位输入线或接地;第四薄膜晶体管的源极与本级信号输出端和储存电容的第二端相连,其栅极连接下级GoA驱动单元的信号输出端,其漏极接低电位输入线或接地。其中,所述奇数行的和栅线所连接的各GoA驱动单元所连接的时钟信号输出端为第一时钟信号的输出端,所述偶数行的和栅线所连接的各GoA驱动单元所连接的信号输出端为第二时钟信号的输出端,所述第一时钟信号与所述第二时钟信号周期长度相同,相位相差半个周期。其中,位于最前端的GoA驱动单元的所述第一驱动信号输入端连接有一扫描触发信号线,用于触发所述位于最前端的GoA驱动单元开始工作。相应地,本专利技术实施例的再一方面,还提供一种液晶显示器,包括:阵列基板;彩色滤光片基板,与所述阵列基板相对;以及液晶层,配置于所述阵列基板与所述彩色滤光片基板之间;其中,所述阵列基板为前述的阵列基板。实施本专利技术的实施例,具有如下的有益效果:本专利技术的实施例中,将多个GoA驱动单元分设在阵列基板的两侧,并且使栅线奇偶行分别采用两侧的GoA驱动单元交替驱动;从而大大减少了驱动电路所占的面积,以及降低了每一侧的驱动电路的复杂程序,进而有利于液晶显示器的窄边框化设计。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。图1为现有技术中采用单边驱动的阵列基板驱动电路的结构示意图;图2为现有技术中采用双边驱动的阵列基板驱动电路的结构示意图;图3为本专利技术阵列基板驱动电路的一个实施例的结构示意图;图4为图3中GoA驱动单元的一个实施例的电路原理图;图5是本专利技术阵列基板驱动电路的驱动时序关系的示意图。具体实施方式以下各实施例的说明是参考附图,用以式例本专利技术可以用以实施的特定实施例。本专利技术所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本专利技术,而非用以限制本专利技术。如图3所示,为本专利技术阵列基板驱动电路的一个实施例的结构示意图;在该实施例中,该阵列基板驱动电路,包括本文档来自技高网...
一种阵列基板驱动电路、阵列基板及相应的液晶显示器

【技术保护点】
一种阵列基板驱动电路,其特征在于,包括多个用于驱动阵列基板的栅线的GoA驱动单元,其中,每一GoA驱动单元连接一条栅线;奇数行的栅线所连接的GoA驱动单元设置在所述阵列基板的一侧,偶数行的栅线所连接的GoA驱动单元设置在所述阵列基板的另一侧;所述每一GoA驱动单元均具有第一驱动信号输入端、第二驱动信号输入端以及一个输出端,所述第一驱动信号输入端与上级GoA驱动单元的输出端相连,所述第二驱动信号输入端与下级GoA驱动单元的输出端相连,与所述GoA驱动单元连接栅线连接在所述输出端上。

【技术特征摘要】
1.一种阵列基板驱动电路,其特征在于,包括多个用于驱动阵列基板的栅线的GoA驱动单元,其中,每一GoA驱动单元连接一条栅线;奇数行的栅线所连接的GoA驱动单元设置在所述阵列基板的一侧,偶数行的栅线所连接的GoA驱动单元设置在所述阵列基板的另一侧;所述每一GoA驱动单元均具有第一驱动信号输入端、第二驱动信号输入端以及一个输出端,所述第一驱动信号输入端与上级GoA驱动单元的输出端相连,所述第二驱动信号输入端与下级GoA驱动单元的输出端相连,与所述每一GoA驱动单元连接的栅线连接在所述每一GoA驱动单元的输出端上;其中,每一GoA驱动单元包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管和储存电容,其中:第一薄膜晶体管的源极和栅极均与上级GoA驱动单元的信号输出端相连接,其漏极分别与第二薄膜晶体管的栅极、储存电容的第一端、第三薄膜晶体管的漏极相连接;第二薄膜晶体管的源极与时钟信号输出端相连接,其栅极与储存电容的第一端相连接,其漏极与本级信号输出端、第四薄膜晶体管的源极、储存电容的第二端相连接;第三薄膜晶体管的源极与储存电容的第一端连接,其栅极连接下级GoA驱动单元的信号输出端,其源极接低电位输入线或接地;第四薄膜晶体管的源极与本级信号输出端和储存电容的第二端相连,其栅极连接下级GoA驱动单元的信号输出端,其漏极接低电位输入线或接地。2.如权利要求1所述阵列基板驱动电路,其特征在于,所述奇数行的各栅线所连接的各GoA驱动单元所连接的时钟信号输出端为第一时钟信号的输出端,所述偶数行的各栅线所连接的各GoA驱动单元所连接的信号输出端为第二时钟信号的输出端,所述第一时钟信号与所述第二时钟信号周期长度相同,相位相差半个周期。3.根据权利要求1至2任一项所述的阵列基板驱动电路,其特征在于,位于最前端的GoA驱动单元的所述第一驱动信号输入端连接有一扫描触发信号线,用于触发所述位于最前端的GoA驱动单元开始工作。4.一种液晶显示器的阵列基板,包括由栅线和数据线限定的多个像素单元,每个像素单元内形成薄膜晶体管和像素电极;其特征在于,进一步包括有用于驱动所述栅线的阵列基板驱动电路,其...

【专利技术属性】
技术研发人员:徐向阳
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1