印刷电路板的线路布局方法及电子装置制造方法及图纸

技术编号:9462973 阅读:90 留言:0更新日期:2013-12-19 00:28
本发明专利技术提供一种印刷电路板的线路布局方法、电子装置及计算机可读取记录媒体。所述方法适用于电子装置,包括下列步骤。首先,提供参数设定介面以接收布局层参数以及多个布局参数。其次,根据布局层参数决定信号层、第一限制层与参考层,其中第一限制层位于信号层与参考层之间且信号层具有第一信号线。其后,于第一限制层产生对应第一信号线的第一抑制区域。接者,排除在第一抑制区域内的线路布局。藉此,可于线路布局设计时,即时依据线路品质的需求自动建立对应的抑制区域,进而可提高线路布局的设计品质与效率。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种印刷电路板的线路布局方法、电子装置及计算机可读取记录媒体。所述方法适用于电子装置,包括下列步骤。首先,提供参数设定介面以接收布局层参数以及多个布局参数。其次,根据布局层参数决定信号层、第一限制层与参考层,其中第一限制层位于信号层与参考层之间且信号层具有第一信号线。其后,于第一限制层产生对应第一信号线的第一抑制区域。接者,排除在第一抑制区域内的线路布局。藉此,可于线路布局设计时,即时依据线路品质的需求自动建立对应的抑制区域,进而可提高线路布局的设计品质与效率。【专利说明】印刷电路板的线路布局方法及电子装置
本专利技术有关于一种线路布局方法其电子装置,且特别是一种印刷电路板的线路布局方法及其电子装置。
技术介绍
一般来说,于印刷电路板(printed circuit board, PCB)的线路布局设计时,需依据产品所需的设计要求对特定的信号线依据其属性,例如,特性阻抗线(single-endtrace)或差动阻抗线(differential trace)来做相应的阻抗控制(如配置对应的线宽、线距、长度、厚度等),以获取所需的信号传输品质。而于线路布局设计时,信号线所对应到的参考铜箔平面层无论相邻或不相邻皆会对信号线所控制的阻抗值有决定性的影响。因此,当印刷电路板上信号线所对应到的参考层别有误时,即会导致特定信号线的阻抗值变异偏移或有误,进而影响信号线的传输品质与稳定度,导致产品运作时会发生系统不稳定,甚至是无法做动的情况。从而使印刷电路成品成为报废品,增加产品研发的时间与成本。然而现行的印刷电路板设计软件对上述问题的抑制方式需靠操作者针对每一个阻抗控制的信号线,在非对应的铜箔平面手动做出抑制区域,以避免信号线阻抗值的变异。此外,每当变更线路布局时,设计者又需要重新的对一个信号线、一个信号线一次进行抑制区域的修正调整,如此既降低设计效率,同时容易造成操作者的遗漏。另外,检测方式也需靠操作者依序进行检查,因此极易造成误判或漏查,从而使所设计的产品运作异常,增加产品制作成本。
技术实现思路
有鉴于此,本专利技术实施例提供一种印刷电路板的线路布局方法。此印刷电路板的线路布局方法可于线路设计时,主动依据信号品质的需求,即时地于线路布局中建立对应的抑制区域,藉此可提高线路布局的设计品质与效率,进而增加成品的良率。本专利技术实施例提供一种印刷电路板的线路布局方法,适用于一电子装置。所述方法包括下列步骤。首先,提供参数设定介面以接收布局层参数以及多个布局参数。其次,根据布局层参数决定信号层、第一限制层与参考层。第一限制层位于信号层与参考层之间且信号层具有第一信号线。其后,于第一限制层产生对应第一信号线的第一抑制区域。随后,排除在第一抑制区域内的线路布局。在本专利技术其中一个实施例中,所述第一限制层产生对应第一信号线的抑制区域的步骤包括依照所述多个布局参数设定第一抑制区域的范围,其中第一抑制区域涵盖第一信号线在第一限制层的正投影区域。在本专利技术其中一个实施例中,所述方法更包括于第一信号线上的表面粘着元件接脚的周围设置接脚抑制区域。接着,根据布局参数决定接脚抑制区域的范围。而后,排除接脚抑制区域内的线路布局。在本专利技术其中一个实施例中,所述方法更包括于第一信号线上的穿孔接脚的周围设置穿孔接脚抑制区域。接着,根据布局参数决定穿孔接脚抑制区域的范围。随后,排除穿孔接脚抑制区域内的线路布局。在本专利技术其中一个实施例中,所述方法更包括于第一信号线上的导孔的周围设置导孔抑制区域。接着,根据布局参数决定导孔抑制区域的范围。而后,排除导孔抑制区域内的线路布局。在本专利技术其中一个实施例中,所述方法更包括于第一信号线上的铜箔平面的周围设置铜箔平面抑制区域。接着,根据布局参数决定铜箔平面抑制区域的范围。而后,排除铜箔平面抑制区域内的线路布局。在本专利技术其中一个实施例中,所述方法更包括于第一信号线的周围设置走线抑制区域。接着,根据布局参数决定走线抑制区域的范围。随后,排除走线抑制区域内的线路布局。在本专利技术其中一个实施例中,所述方法更包括根据表面粘着元件接脚、穿孔接脚抑制区域、导孔抑制区域、铜箔平面抑制区域及/或走线抑制区域的范围调整所述第一限制层上的第一抑制区域的范围。本专利技术实施例提供一种电子装置,此电子装置包括显示单元、储存单元以及运算处理单元。显示单元可用以显示参数设定介面。储存单元是用以储存多个布局层参数以及多个布局参数。运算处理单元可用以执行下列步骤:提供参数设定介面以接收布局层参数以及所述多个布局参数;根据布局层参数决定信号层、第一限制层与参考层,其中第一限制层位于信号层与参考层之间且信号层具有第一信号线;于第一限制层产生对应第一信号线的第一抑制区域;以及排除在抑制区域内的线路布局。综上所述,本专利技术实施例提供一种印刷电路板的线路布局方法,此印刷电路板的线路布局方法可通过依据设计者设定的布局层参数以及布局参数,主动于线路布局中产生多个对应阻抗控制的信号线的抑制区域,其中线路布局设计者可随时调整配置抑制区域的范围,以使线路布局中的信号线符合产品的信号品质需求。据此,线路布局设计者可通过使用此线路布局方法,缩短线路布局的设计时间,同时增加线路布局的准确性,进而提升整体线路布局的设计效率,降低产品开发时间与制造成本。为使能更进一步了解本专利技术的特征及
技术实现思路
,请参阅以下有关本专利技术的详细说明与附图,但是此等说明与所附图式仅是用来说明本专利技术,而非对本专利技术的权利范围作任何的限制。【专利附图】【附图说明】图1是本专利技术第一实施例提供的电子装置的功能方块图;图2k?2C分别是本专利技术第一实施例提供的印刷电路板的迭构示意图;图3是本专利技术第一实施例提供的印刷电路板的迭构表的部分示意图;图4是本专利技术第一实施例提供的电子装置的参数设定介面的示意图;图5-1以及图5-2是本专利技术第二实施例提供的印刷电路板的线路布局方法的流程示意图;图6本专利技术第二实施例提供的印刷电路板的线路布局检测方法的流程示意图;图7是本专利技术第二实施例提供的线路布局方法应用于线路布局的第一信号层平面示意图;图8是本专利技术第二实施例提供的线路布局方法应用于线路布局的限制层平面示意图;图9是本专利技术第二实施例提供的线路布局方法应用于线路布局的第二信号层平面示意图;图10是本专利技术第二实施例提供的线路布局方法应用于线路布局的第二信号层平面的另一不意图;图11是本专利技术第二实施例提供的线路布局方法应用于线路布局的信号层平面的再一示意图。附图标号:I:电子装置10:显示单元20:运算处理单元30:储存单元41:信号层411:第一信号线43、53:第一限制层45:参考层47:第一抑制区域49:抑制区域101:参数设定介面103:信号层设定选单105:限制层设定选单107:抑制区域范围设定栏位109:布局物件勾选栏位51:第一信号层55>55a>55b:第二信号层511:第一信号线5111:走线抑制区域513、533、553、553a:导孔5131:导孔抑制区域515,559:铜箔平面531a:第一抑制区域531b:第二抑制区域551a、551b:第二信号线5511、5511a:走线抑制区域5531、5531a:导孔抑制区域555、555a:穿孔接脚5551、5551a:穿孔接脚抑制区域5本文档来自技高网
...

【技术保护点】
一种印刷电路板的线路布局方法,适用于一电子装置,其特征是,所述方法包括下列步骤:提供一参数设定介面以接收一布局层参数以及多个布局参数;根据所述布局层参数决定一信号层、一第一限制层与一参考层,其中所述第一限制层位于所述信号层与所述参考层之间且所述信号层具有一第一信号线;于所述第一限制层产生对应所述第一信号线的一第一抑制区域;以及排除在所述第一抑制区域内的线路布局。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:游苇凡邓依萍
申请(专利权)人:纬创资通股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1