一种DDR控制器及请求调度方法技术

技术编号:8907903 阅读:219 留言:0更新日期:2013-07-12 00:41
本发明专利技术涉及一种DDR控制器及请求调度方法,该控制器包括:AHB接口适配模块(10),若干客户请求发送模块(11),客户接口模块(12),端口调度模块(13),BANK调度模块(14),解释模块(15),PUB_PHY适配模块(16),DDR2/3PHY模块(17),DDR2/3器件(18),接口数据缓存模块(19),数据处理模块(20),微机口配置模块(21),时钟管理模块(22)。本发明专利技术所述的DDR控制器及请求调度方法,应用于高速通信系统传输芯片设计中数据的存储及转发,相比较传统控制器,采用基于DRAM结构特性的请求调度,大大降低请求的延迟,提高传输时数据总线的利用率,相同配置下可以得到更大总线带宽。

【技术实现步骤摘要】

本专利技术涉及数字集成电路DDR控制器设计领域,具体说是一种DDR控制器及请求调度方法。所述DDR指DDR2/3 (DDR2或DDR3)。
技术介绍
随着计算机系统的迅速发展,现代计算机系统越来越受主存储器性能的限制。处理器的性能以每年60%的速度在增长,而主存储器芯片带宽仅仅以每年10%的速度在增长。在速度方面,主存储器和处理器一直保持了大约一个数量级的差距。为使主存储器带宽能够匹配处理器性能所花费的代价越来越大,计算机系统设计者必须尽力去缩小处理器和主存储器之间的性能差距。DDR2/3控制器的请求调度方法就是对主存储器访问的相关操作进行合理调度的技术,通过该调度缩短访存时间,从而达到提高主存储器带宽的目的。
技术实现思路
针对现有技术中存在的缺陷,本专利技术的目的在于提供一种DDR控制器及请求调度方法,应用于高速通信系统传输芯片设计中数据的存储及转发,相比较传统控制器,采用基于DRAM结构特性的请求调度,大大降低请求的延迟,提高传输时数据总线的利用率,相同配置下可以得到更大总线带宽。为达到以上目的,本专利技术采取的技术方案是:一种DDR控制器,其特征在于,包括:AHB接口适配模块1本文档来自技高网...

【技术保护点】
一种DDR控制器,其特征在于,包括:AHB接口适配模块(10),若干客户请求发送模块(11),客户接口模块(12),端口调度模块(13),BANK调度模块(14),解释模块(15),PUB_PHY适配模块(16),DDR2/3PHY模块(17),DDR2/3器件(18),接口数据缓存模块(19),数据处理模块(20),微机口配置模块(21),时钟管理模块(22);AHB接口适配模块(10)完成将AHB总线上的请求转换到DDR控制器设计的私有接口,并将转换后的请求输出到客户接口模块(12);客户请求发送模块(11)完成客户请求适配到DDR控制器设计的私有接口,并将转换后的请求输出到客户接口模块(...

【技术特征摘要】

【专利技术属性】
技术研发人员:王颖伟冯波张睿
申请(专利权)人:烽火通信科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1