条码识读解码模块及条码识读终端装置制造方法及图纸

技术编号:8897471 阅读:205 留言:0更新日期:2013-07-09 01:00
本实用新型专利技术提供了一种条码识读解码模块和条码识读终端装置,其中条码识读解码模块包括一第一电路板以及一镜头组;第一电路板承载一图像传感芯片及一条码处理芯片且第一电路板具有复数个孔洞构造,而镜头组固定于第一电路板上;条码处理芯片用于控制图像传感芯片之曝光以采集图像,并对图像进行条码解码。通过将条码处理芯片与图像传感芯片设置于同一电路板上、电路板上预留了多功能的孔洞构造、减少其它连接组件、简化镜头组及透镜,达到了减小体积及降低成本的技术效果。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及条码识别领域,特别涉及一种条码识读解码模块及条码识读终端>J-U ρ α装直。
技术介绍
条码扫描装置是利用光电原理将条码信息转化为计算机可接受的信息的输入设备,可使用于各超市、卖场、图书馆、医院、书店及银行等,作为快速登记或结算的一种输入手段,对商品外包装上或印刷品上的图像或条码信息直接阅读,并输入到联机系统中。因此,条码扫描装置至少需具有识读与解码功能,而现有技术大多以条码识读模块(imagingmodule, imaging head)搭配解码电路板,用以实现前述功能。在条码扫描装置中,主要是由条码识读模块及解码电路板所组成。条码识读模块的结构通常包括以下几个部份:照明组件、光学组件、图像传感组件。进一步来说,现有的条码识读模块及解码电路板的电子电路架构,主要是使用微处理器(CPU)搭配随机存取存储器(RAM)及快闪存储器(FLASH)运算架构,实现对图像传感组件的图像采集和条码的识别。前述架构将处理指令集合存储在快闪存储器等外部非易失性存储器上;在条码识读模块启动时,微处理器将快闪存储器中的指令集合复制到随机存取存储器中运行,或直接在快闪存储器上运行;运行过程中采集的图像、运算过程的数据存储在随机存取存储器上。其中,现有技术上通常将图像传感组件与包括微处理器、随机存取存储器及快闪存储器的解码电路分别设置于至少2块电路板上,有时还需要另外一个照明电路板。此外,现有技术上各电路板之间的电性连接主要透过连接器或柔性线等,用以传输各种电信号,例如各种控制信号;而各组件之间的物理固定通常透过连接器或螺丝,用以达成各种固定功能。因此,由于现有条码识读模块使用了 CPU、RAM、FLASH、图像传感芯片等众多电子器件,不仅装配测试繁琐,电路板的总面积很难做到400mm2以内,且功率很难小于1.5瓦特,再加上有连接器、柔性线或螺丝的存在,造成条码识读模块总体积尺寸大,难以微型化。就其组件配置的结构来看,现有技术上通常要为图像传感组件电路板、光学镜头、照明组件电路板等设计结构件,以便将其固定,并阻隔外界非成像的光线影响图像传感组件的成像质量。由于需要承载较多组件,因此整个识读模块的结构复杂且结构件多。就其光学元件结构来看,现有的光学元件通常至少包括了透镜组件及透镜支撑组件,且透镜组件中通常使用复数个不同的透镜组成的镜头,因此组件多且成本高。通过上述可知,一个条码识读模块基于其组件多且连接关系复杂,因此造成条码识读模块的尺寸大,且装配测试繁琐。此外,也因为组件多,生产加工复杂、装配测试繁琐,使得条码识读模块整机成本居高不下。故,本技术的主要目的是解决目前条码识读模块难以做到极小尺寸、极低功耗、零器件最简化和极低成本 的问题。
技术实现思路
本技术提供了一种条码识读解码模块解决现有技术所存在的问题。为解决上述技术问题,本技术采用以下技术方案实现的:一种条码识读解码模块,包括一第一电路板承载了一图像传感芯片及一条码处理芯片,以及一镜头组,所述条码处理芯片用于控制所述图像传感芯片之曝光以采集图像,并对所述图像进行条码解码,而所述第一电路板具有复数个孔洞构造。作为本技术的进一步改进,所述镜头组包括单一球面镜。作为本技术的进一步改进,所述图像传感芯片及所述条码处理芯片可以装载于所述第一电路板相同面,也可装载于所述第一电路板的相反面。作为本技术的进一步改进,所述复数个孔洞构造的每一孔洞构造形状可为半孔或全孔,或作为另一改进,所述复数个孔洞构造的每一孔洞构造可配置位于所述第一电路板边缘或所述第一电路板内部。作为本技术的进一步改进,所述孔洞构造是利用焊接提供了所述条码识读解码模块的电力。作为本技术的进一步改进,所述孔洞构造是利用焊接输入或输出所述条码识读解码模块的电性信号。本技术还可以采用如下技术方案:一种条码识读终端装置,所述条码识读终端装置包括一如前所述的条码识读解码模块与一第二电路板,其特征在于:所述复数个孔洞构造中至少一个孔洞构造透过焊接固定所述第一电路板与所述第二电路板。作为本技术的进一步改进,所述孔洞构造是利用焊接,所述复数个孔洞构造中至少一个孔洞构造透过焊接以建立所述第一电路板与所述第二电路板间的电性连接。与现有技术相比,本技术的有益效果是:通过将条码处理芯片与图像传感芯片设置于同一电路板之上、电路板上预留了多功能的孔洞构造、减少其它连接组件、简化镜头组及透镜,达到减小体积及降低成本。附图说明图1是本技术条码识读解码模块的立体图;图2是图1所示条码识读解码模块的立体分解图;图3是图1所不条码识读解码模块的侧视图;图4是图1所不条码识读解码模块的上视图;图5是图3所不条码识读解码模块的侧视首I]面图;图6为本技术条码识读解码模块的电路原理框图。具体实施方式本技术涉及的是条码识读解码模块,其主要用于识别一维条码或二维条码图像,为了使本技术的目的、技术方案和优点更加清楚,以下结合附图作详细描述:如图1至图4所示,本技术条码识读解码模块包括第一电路板101、及镜头组103,镜头组103固定于第一电路板101上。其中,第一电路板101上承载了图像传感芯片102以及条码处理芯片104,前述两芯片皆为集成电路式芯片架构,图像传感芯片102用于曝光以采集图像,并将采集的图像传送给条码处理芯片104进行条码解码,相对地,条码处理芯片104用于控制图像传感芯片102之曝光以采集图像,并对图像传感芯片102所采集的图像进行条码解码。镜头组103包括镜头模块1031及镜头壳体1032,其中镜头模块1031可固定于镜头壳体1032中。其中,第一电路板101上具有复数个孔洞构造105a-105h。在本技术的一具体实施例中,如图2所示,图像传感芯片102与条码处理芯片104可位于电路板101的相反面。在本技术的另一具体实施例中,图像传感芯片102及条码处理芯片104也可以配置位于第一电路板101的相同面(图未示),在此不作具体限制。由于条码处理芯片104为集成电路式芯片架构,而非采用微处理器(CPU)搭配随机存取存储器(RAM)及快闪存储器(FLASH)运算架构,因此条码识读解码模块100所需电子组件减少,且图像传感芯片102及条码处理芯片104位于同一个电路板,不仅有效减小第一电路板101所需尺寸,也进一步减小条码识读解码模块100尺寸,同时简化生产加工步骤与降低成本。第一电路板101上具有复数个孔洞构造105a_105h。。在此,要特别说明的是:本技术的”孔洞构造” 105a-105h的每一孔洞构造可为半孔或全孔,即孔洞构造105a-105h可全为半孔、全为全孔或半孔及全孔的组合,换言之,第一电路板101上每一孔洞构造的大小及形状可以依功能需求而有不同设计。另外,孔洞构造105a-105h每一孔洞构造的位置可以任意配置于第一电路板101上,优选地,孔洞构造105a-105h可以位于第一电路板101边缘(如图1、图2及图4所示),当然,也可以散布在第一电路板101内部(图未示)。在本技术的一具体实施例中,孔洞构造105g-105h可为配置位于第一电路板101边缘之半孔构造,如图1、图2及图4所示例,孔洞构造105a-105f可以本文档来自技高网
...

【技术保护点】
一种条码识读解码模块,其特征在于,所述条码识读解码模块包括:?一第一电路板,所述第一电路板承载一图像传感芯片及一条码处理芯片;一镜头组,所述镜头组固定于所述第一电路板上;所述条码处理芯片用于控制所述图像传感芯片之曝光以采集图像,并对所述图像进行条码解码;以及?所述第一电路板具有复数个孔洞构造。

【技术特征摘要】

【专利技术属性】
技术研发人员:邱有森钟文斌林秋
申请(专利权)人:福建新大陆自动识别技术有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1