基准时钟采样数字锁相环/锁频环制造技术

技术编号:8777935 阅读:184 留言:0更新日期:2013-06-09 20:19
一种数字锁相环(DPLL)运行在频域中。通过利用(更高频率的)数控振荡器(DCO)时钟进行采样来确定基准频率时钟信号的周期(因此频率)。将该周期与表示所需频率的周期进行比较,且在环路滤波器中对频率误差信号求积分,并将积分后的频率误差信号作为DCO的控制输入。为了防止因频率确定和比较操作中的量化误差的累积而产生的杂散发射,在采样之前使基准频率时钟信号的状态转换边缘的到达时间随机化。边缘随机化控制信号优选地具有三角概率密度函数,且其频谱具有在DPLL的环路带宽之外的最大量的能量,因此,利用环路滤波器过滤掉因量化误差的累积所引起的杂散发射。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术总体涉及ー种锁相环电路,尤其涉及ー种对频率而非相位和误差进行操作的采样数字锁相环。
技术介绍
锁相环(Phase Locked Loop,PU)是众所周知的用于获得稳定的(有时是可变的或可调的)高频输出信号的电路。PLL被广泛用于通信电路,例如,用于产生调制和解调无线电通信信号用的载波频率信号和本地振荡器频率信号的通信电路。PLL将分频后的射频(Radio Frequency, RF)信号与基准时钟进行比较以实现锁相,从而使未分频的RF输出的频率稳定。图7示出传统的模拟PLL的功能框图。鉴频鉴相器(Phase Frequency Detector,PFD) 12将来自精密源14 (例如,晶体振荡器)的基准时钟的相位与来自分频器16的反馈信号的相位进行比较。分频器16将RF输出信号下分频至PLL工作频率。PFD12将基准时钟和分频后的RF信号之间的相位差转换为控制电压电平输出。滤波器18对PFD12的输出进行低通滤波,且将控制电压输入到压控振荡器(Voltage Controlled Oscillator, VC0) 19,VCO19响应于控制电压电平而改变RF输出信号的频率。最近,数字PLL(Digital PLL, DPLL)架构已经发展,其中,以量化方式测量相位差且将该相位差转换为用于数控振荡器(Digitally Controlled Oscillator,DC0)的数字控制码。在相位域的PLL中,需要实质的模拟电路来达到足够精细的相位分辨率以满足相位噪声需求。一种这样的电路是时间数字转换器(Time-to-Digital Converter, TDC)。TDC是用于将包括脉冲(或状态转换边缘)的信号转换成其时间指标的数字表示的设备。也就是说,TDC输出周期信号的各个脉冲或边缘的到达时间。现有的相位域的DPLL具有许多缺陷。相位域中的控制參数的准确表示需要无限大的动态范围(这是因为相位总是増大)。实际的实现通常需要N*2 的覆盖范围和大型累加器。计算时钟必须为基准时钟的重定时版本。这些时钟相对于彼此是异步的,这会导致亚稳态问题。因为DCO需要频率控制码,所以必须将相位转换为频率。TDC是模拟模块,且通常具有模拟减损(诸如不匹配);TDC通常需要大的区域且还可吸引大量电流。最后,TDC需要模拟设计知识且在整个半导体エ艺生产中不是很便携(例如,65nm、40nm和32nm的互补金属氧化物半导体(Complementary Metal Oxide Semiconductor, CMOS)节点)。
技术实现思路
根据本文中所描述的ー个或多个实施方式,数字锁相环(DPLL)运行在频域中。通过利用(更高频率的)DCO时钟进行采样来确定基准频率时钟信号的周期(因此频率)。将该周期与表示所需频率的周期进行比较,且在环路滤波器中对频率误差信号求积分,并将积分后的频率误差信号作为DCO的控制输入。为了防止因频率确定和比较操作中的量化误差的累积而产生的杂散发射,在采样之前使基准频率时钟信号的状态转换边缘的到达时间随机化。边缘随机化控制信号优选地具有三角概率密度函数,且其频谱具有在DPLL的环路带宽之外的最大量的能量,因此,利用环路滤波器过滤掉因量化误差的累积所引起的杂散发射。一个实施方式涉及ー种频域数字锁相环(DPLL)。该DPLL包括数控振荡器(DCO),该DCO用于响应于所应用的数字控制输入而产生具有ー频率的时钟信号。该DPLL还包括延迟调制电路,该延迟调制电路用于接收基准频率时钟信号且使基准频率时钟信号的状态转换边缘的定时随机化,从而产生具有与基准频率时钟信号相同的长期频率的随机化的基准频率时钟信号。该DPLL还包括采样电路,该采样电路用于以DCO时钟信号的频率对随机化的基准频率时钟信号进行采样且确定随机化的基准频率时钟信号的周期。该DPLL还包括比较器,该比较器用于比较所确定的随机化的基准频率时钟信号的周期和表示所需频率的周期的频率控制字,并产生频率误差信号。最后,该DPLL包括环路滤波器,该环路滤波器用于对频率误差信号求积分且产生数字控制输入,该数字控制输入用于驱动DCO产生处于所需频率的输出信号。另ー实施方式涉及ー种运行频域DPLL的方法。使基准频率时钟信号的状态转换边缘的定时随机化。确定随机化的基准频率时钟信号的频率。将所确定的随机化的基准频率时钟信号的频率与所需频率进行比较,以产生频率误差。利用频率误差控制DC0,以驱动DCO输出所需频率。使基准频率时钟信号的状态转换边缘的定时随机化避免了确定基准频率的过程中量化误差的累积,量化误差的累积将导致DPLL输出中的杂散发射。附图说明图1是根据本专利技术的实施方式的采样DPLL架构的功能框图;图2是图1的采样电路的功能框图;图3是模拟采样单元架构的功能框图;图4是延迟调制电路的概念性的功能电路图;图5是高频振动信号的频谱的曲线图;图6是运行DPLL的方法的流程图;以及图7是现有的模拟PLL的功能框图。具体实施例方式图1示出根据本专利技术的实施方式的采样数字锁相环(DPLL)架构20。DPLL20包括数控振荡器(DCO) 22、采样电路26 (在图2中更详细地描述)、基准时钟fKEF34、周期计数电路44、差分电路32和环路滤波器52。例如,DPLL20的输出信号21的频率fQUT是DC022的输出信号24的频率fDeQ的一半(fDro在时钟分频电路23中被分频)。DPLL20利用DCO时钟fDC0对基准时钟fKEF进行采样。DPLL20在概念上是控制DC022的频域PLL。对频率而非相位进行所有的计算。更详细地,DC022在频率fDro处产生输出的DCO时钟24。DCO时钟fDro24是给采样电路26的采样时钟,采样电路26对具有频率的随机化的基准时钟信号32进行采样。基准时钟信号34来自基准时钟源36,例如晶体振荡器。可变延迟电路39在接收到来自高频振动电机40的延迟调制信号41时,按照ー种方式将基准时钟信号34的转换边缘随机化,在本文中将更详细地描述这种方式。在较长时期内,んび=/] ^;仅将转换边缘随机化。图2示出采样电路26的实施方式,该采样电路26如上述并入的共同未决的专利申请中所述。简要地说,采样电路26包括多级串联的采样单元28。每个后ー级包括的采样単元的数量是并行排布的前一级的采样单元28的数量的两倍。此外,采样时钟24在每ー级处都被分频器30分频为二分之一。因此,将每个后一级的时钟控制在前一级的采样频率的一半处。检测电路31处理最后ー级米样单兀28的输出。图3示出采样单元28的功能框图。每个采样单元28包括串联的钟控反相器29的两条并行的支路。每个钟控反相器用于在所应用的采样时钟信号的一个相位期间驱动其具有与其输入端处相反的状态的输出,并且用于在采样时钟的另ー相位期间提供其高阻抗输出或三态输出。利用平衡的采样时钟信号的相反分量钟控每个下ー级钟控反相器29(即,应用于相邻的钟控反相器29的时钟信号具有180°的相位差)。如图3所示,当串联时且时钟相位交替变化时,每个钟控反相器用作为具有増益的采样保持电路,其中,保持电容是下一级反相器的输入电容。可替选地,当串联时且时钟相位交替变化时,钟控反相器29可以被看作为具有反相输 出的透明锁存本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】2010.09.30 US 61/388,311;2011.08.04 US 13/198,3891.一种频域数字锁相环DPLL,包括: 数控振荡器DCO,所述DCO用于响应于所应用的数字控制输入而产生具有ー频率的时钟信号; 延迟调制电路,所述延迟调制电路用于接收基准频率时钟信号且使所述基准频率时钟信号中的状态转换边缘的定时随机化,从而产生具有相同的长期频率的随机化的基准频率时钟信号; 采样电路,所述采样电路用于以所述DCO的时钟信号频率对所述随机化的基准频率时钟信号进行采样; 周期确定电路,所述周期确定电路用于确定所述随机化的基准频率时钟信号的周期;比较器,所述比较器用于比较所确定的所述随机化的基准频率时钟信号的周期和表示所需频率的周期的频率控制字,并产生频率误差信号;以及 环路滤波器,所述环路滤波器用于对所述频率误差信号求积分且产生数字控制输入,所述数字控制输入用于驱动所述DCO产生处于所述所需频率的输出信号。2.根据权利要求1所述的DPLL,还包括基准频率时钟源,所述基准频率时钟源用于产生所述基准频率时钟信号。3.根据权利要求1所述的DPLL,还包括高频振动电路,所述高频振动电路用于控制所述延迟调制电路以使所述基准频率时钟信号中的状态转换边缘的定时随机化。4.根据权利要求3所述的DPLL,其中,所述高频振动电路包括: 伪随机ニ进制序列PRBS发生器,所述PRBS发生器用于产生PRBS ;以及 高通滤波器,所述高通滤波 器用于滤波所述PRBS ; 其中,所述高频振动电路用于输出高通滤波后的PRBS作为控制所述延迟调制电路的控制信号。5.根据权利要求4所述的DPLL,其中,所述高通滤波后的PRBS展示出三角概率密度函数。6.根据权利要求4所述的DPLL,其中,所述延迟调制电路包括多个串联的可编程的延迟元件,每个可编程的延迟元件用于响应于所述控制信号而可选择地将传送的输入信号延迟预定量。7.根据权利要求3所述的DPLL,其中,所述高频振动电路的输出的频谱的能量...

【专利技术属性】
技术研发人员:保罗·马特曼约翰内斯·佩特鲁斯·安东尼厄斯·弗兰巴赫
申请(专利权)人:意法爱立信有限公司
类型:
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1