像素电路制造技术

技术编号:8774582 阅读:110 留言:0更新日期:2013-06-08 18:20
本发明专利技术公开了一种像素电路,包括有机发光二极管、补偿单元以及开关晶体管。有机发光二极管具有阳极端与阴极端,有机发光二极管的阴极端电性连接至第一电压源。补偿单元电性连接至第二电压源,并用以接收控制信号、第一扫描信号与第二扫描信号,第一扫描信号与第二扫描信号的脉冲致能期间皆在控制信号的脉冲致能期间内,而第一扫描信号的脉冲致能期间在第二扫描信号的脉冲致能期间之前。开关晶体管具有第一端、第二端以及栅极端,开关晶体管的二端电性连接于补偿单元与有机发光二极管的阳极端之间,并依据控制信号导通开关晶体管。

【技术实现步骤摘要】

本专利技术是有关于一种有机发光二极管显示的
,且特别是有关于一种有机发光二极管显示器的像素电路
技术介绍
有机发光二极管(Organic Light Emitting Diode, 0LED)显示器的像素电路一般以二个晶体管及一个电容(2T1C)来控制有机发光二极管的亮度表现。请参照图1,其为传统像素电路的不意图。此种像素电路100包括有驱动晶体管102、开关晶体管104、电容106以及有机发光二极管110。驱动晶体管102的第一端电性连接至电压源0VDD。开关晶体管104的栅极端因电性连接关系而接收扫描信号SCAN,开关晶体管104的第一端因电性连接关系而接收数据电压Vdata,而第二端则电性连接至驱动晶体管102的栅极端。电容106的两端跨接于驱动晶体管102的栅极端与第一端之间。有机发光二极管110的阳极端电性连接至驱动晶体管102的第二端,而阴极端则电性连接至另一电压源0VSS。前述像素结构系根据驱动晶体管102的第一端与栅极端的电位差Vsg(即电容跨压)产生像素电流1led驱动有机发光二极管110发亮,此时流过有机发光二极管110的像素电流即为1led=K* (Vsg-1VTHI) 2。其中,K为常数,Vsg的大小相关于电压源OVDD及数据电压Vdata的大小,VTH为驱动晶体管102的临界电压。由于制程的影响,每一个像素的驱动晶体管102的临界电压VTH均不相同,导致有机发光二极管显示器内部像素与像素之间会有像素电流1led差异,使得流过每一个有机发光二极管OLED的电流不同其所产生的亮度就会不同,因而造成面板显示不均匀的问题。专利技术内容本专利技术提出一种像素电路,包括有机发光二极管、补偿单元以及开关晶体管。有机发光二极管具有阳极端与阴极端,有机发光二极管的阴极端电性连接至第一电压源。补偿单元电性连接至第二电压源,并用以接收控制信号、第一扫描信号与第二扫描信号,其中第一扫描信号与第二扫描信号的脉冲致能期间皆在控制信号的脉冲致能期间内,而第一扫描信号的脉冲致能期间在第二扫描信号的脉冲致能期间之前。开关晶体管具有第一端、第二端以及栅极端,开关晶体管的二端电性连接于补偿单元与有机发光二极管的阳极端之间,并依据控制信号导通开关晶体管,其中第一电压源与第二电压源皆为固定电压,且第一电压源的位准小于第二电压源的位准。本专利技术另提出一种像素电路,其包括有机发光二极管、补偿单元以及开关晶体管。有机发光二极管具有阳极端与阴极端,有机发光二极管的阳极端电性连接至第一电压源。补偿单元电性连接至第二电压源,并用以接收控制信号、第一扫描信号与第二扫描信号,其中第一扫描信号与第二扫描信号的脉冲致能期间皆在控制信号的脉冲致能期间内,而第一扫描信号的脉冲致能期间在第二扫描信号的脉冲致能期间之前。开关晶体管具有第一端、第二端以及栅极端,开关晶体管的二端电性连接于补偿单元与有机发光二极管的阴极端之间,并依据控制信号导通开关晶体管,其中第一电压源与第二电压源皆为固定电压,且第一电压源的位准大于第二电压源的位准。本专利技术再提出一种像素电路,包括有机发光二极管、开关晶体管、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管以及第一电容。其中,有机发光二极管具有阳极端与阴极端,有机发光二极管的阴极端电性连接至第一电压源。开关晶体管具有第一端、第二端以及栅极端,开关晶体管的第二端电性连接至有机发光二极管的阳极端,开关晶体管的栅极端则用以接收控制信号,并依据控制信号导通开关晶体管。第一晶体管具有第一端、第二端以及栅极端,其中第一晶体管的第一端电性连接至第二电压源,而第一晶体管的栅极端则用以接收控制信号。第二晶体管具有第一端、第二端以及栅极端,其中第二晶体管的第一端电性连接至第一晶体管的第二端,第二晶体管的第二端电性连接至开关晶体管的第一端。第三晶体管具有第一端、第二端以及栅极端,其中第三晶体管的第一端用以接收数据电压,第三晶体管的第二端电性连接至第二晶体管的第一端,而第三晶体管的栅极端则用以接收第二扫描信号。第四晶体管具有第一端、第二端以及栅极端,其中第四晶体管的第一端电性连接至第二晶体管的第二端,第四晶体管的第二端电性连接至第二晶体管的栅极端,而第四晶体管的栅极端则用以接收第二扫描信号。第五晶体管具有第一端、第二端以及栅极端,第五晶体管的第一端与第五晶体管的栅极端皆电性连接至第二电压源,第五晶体管的第二端电性连接至第二晶体管的栅极端。第一电容,第一电容的其中一端用以接收第一扫描信号,而第一电容的另一端则电性连接至第二晶体管的栅极端。为让本专利技术的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。附图说明图1为传统像素电路的示意图。图2为依照本专利技术一实施例的像素电路的示意图。图3为依照本专利技术一实施例的补偿单元内部的示意图。图4系绘示图3所示像素电路的部分信号的时序图。图5为依照本专利技术一实施例的像素电路内部的另一补偿单元的示意图。图6为依照本专利技术一实施例的像素电路内部的再一补偿单元的示意图。图7为依照本专利技术另一实施例的像素电路的示意图。图8为依照本专利技术另一实施例的补偿单元内部的示意图。图9系绘示图8所示像素电路的部分信号的时序图。其中,附图标记:100、200、300、500、600、700、800:像素电路102:驱动晶体管104:开关晶体管220、720:开关晶体管106、316、517、617、816:电容110、230、730:有机发光二极管OVDD、OVSS、Vref:电压源SCAN:扫描信号Vdata:数据电压1led:像素电流210、310、510、610、710、810:补偿单元EM:控制信号S1:第一扫描信号S2:第二扫描信号311,811:第一晶体管 312、812:第二晶体管313,813:第三晶体管314、814:第四晶体管315、615、815:第五晶体管VA:节点A的电位1115:时间 具体实施例方式图2为依照本专利技术一实施例的像素电路的示意图。此像素电路200包括有补偿单元210、开关晶体管220以及有机发光二极管230。其中,有机发光二极管230具有阳极端与阴极端,有机发光二极管230的阴极端电性连接至电压源OVSS。补偿单元210电性连接至另一电压源0VDD,并因电性连接关系而接收控制信号EM、第一扫描信号SI以及第二扫描信号S2,其中第一扫描信号SI与第二扫描信号S2的脉冲致能期间皆在控制信号EM的脉冲致能期间内,而第一扫描信号SI的脉冲致能期间在第二扫描信号S2的脉冲致能期间之前(详后述)。开关晶体管220具有第一端、第二端以及栅极端,开关晶体管220的两端电性连接于补偿单元210与有机发光二极管230的阳极端之间,并依据控制信号EM导通开关晶体管220。上述电压源OVSS与OVDD皆为固定电压,且电压源OVSS的位准小于电压源OVDD的位准,电压源OVSS例如是-4.4伏特,而电压源OVDD例如是+4.6伏特。详细来说,请参照图3,其为补偿单元内部的示意图。在图3中,标示与图2中的标示相同者表示为相同的物件、电压源或信号。图3所示的补偿单元310包括有第一晶体管311、第二晶体管312(以下所称的第二晶体管即为驱动晶体管)、第三晶体管313、第本文档来自技高网...

【技术保护点】
一种像素电路,其特征在于,包括:一有机发光二极管,具有一阳极端与一阴极端,该有机发光二极管的该阴极端电性连接至一第一电压源;一补偿单元,电性连接至一第二电压源,并用以接收一控制信号、一第一扫描信号与一第二扫描信号,该第一扫描信号与该第二扫描信号的脉冲致能期间皆在该控制信号的脉冲致能期间内,而该第一扫描信号的脉冲致能期间在该第二扫描信号的脉冲致能期间之前;以及一开关晶体管,该开关晶体管具有一第一端、一第二端以及一栅极端,该开关晶体管的二端电性连接于该补偿单元与该有机发光二极管的该阳极端之间,并依据该控制信号导通该开关晶体管,其中该第一电压源与该第二电压源皆为固定电压,且该第一电压源的位准小于该第二电压源的位准。

【技术特征摘要】
2012.11.21 TW 1011434851.一种像素电路,其特征在于,包括: 一有机发光二极管,具有一阳极端与一阴极端,该有机发光二极管的该阴极端电性连接至一第一电压源; 一补偿单元,电性连接至一第二电压源,并用以接收一控制信号、一第一扫描信号与一第二扫描信号,该第一扫描信号与该第二扫描信号的脉冲致能期间皆在该控制信号的脉冲致能期间内,而该第一扫描信号的脉冲致能期间在该第二扫描信号的脉冲致能期间之前;以及 一开关晶体管,该开关晶体管具有一第一端、一第二端以及一栅极端,该开关晶体管的二端电性连接于该补偿单元与该有机发光二极管的该阳极端之间,并依据该控制信号导通该开关晶体管,其中该第一电压源与该第二电压源皆为固定电压,且该第一电压源的位准小于该第二电压源的位准。2.如权利要求1所述的像素电路,其特征在于,该补偿单元包括有: 一第一晶体管,该第一晶体管具有一第一端、一第二端以及一栅极端,该第一晶体管的该第一端电性连接至该第二电压源,而该第一晶体管的该栅极端则用以接收该控制信号; 一第二晶体管,该第二晶体管具有一第一端、一第二端以及一栅极端,该第二晶体管的该第一端电性连接至该第一晶体管的该第二端,该第二晶体管的该第二端电性连接至该开关晶体管的该第一端; 一第三晶体管,该第三晶体管具有一第一端、一第二端以及一栅极端,该第三晶体管的该第一端用以接收一数据电压,该第三晶体管的该第二端电性连接至该第二晶体管的该第一端,而该第三晶体管的该栅极端则用以接收该第二扫描信号; 一第四晶体管,该第四晶体管具有一第一端、一第二端以及一栅极端,该第四晶体管的该第一端电性连接至该第二晶体管的该第二端,该第四晶体管的该第二端电性连接至该第二晶体管的该栅极端,而该第四晶体管的该栅极端则用以接收该第二扫描信号; 一第五晶体管,该第五晶体管具有一第一端、一第二端以及一栅极端,该第五晶体管的该第一端与该栅极端皆电性连接至该第二电压源,该第五晶体管的该第二端电性连接至该第二晶体管的该栅极端;以及 一第一电容,该第一电容的其中一端用以接收该第一扫描信号,而另一端则电性连接至该第二晶体管的该栅极端。3.如权利要求2所述的像素电路,其特征在于,该第一晶体管、该第二晶体管、该第三晶体管、该第四晶体管、该第五晶体管与该开关晶体管皆为P型晶体管。4.如权利要求2所述的像素电路,其特征在于,该补偿单元更包括有一第二电容,该第二电容电性连接于该第四晶体管的该第二端与该栅极端之间。5.如权利要求1所述的像素电路,其特征在于,在一第一阶段期间中,该控制信号、该第一扫描信号与该第二扫描信号皆呈现高位准状态,在一第二阶段期间中,该第一扫描信号与该第二扫描信号皆呈现低位准状态,而该控制信号则呈现高位准状态,在一第三阶段期间中,该第一扫描信号与该第二扫描信号皆呈现低位准状态,而该控制信号则呈现高位准状态。6.如权利要求1所述的像素电路,其特征在于,该补偿单元包括有: 一第一晶体管,该第一晶体管具有一第一端、一第二端以及一栅极端,该第一晶体管的该第一端电性连接至该第二电压源,而该第一晶体管的该栅极端则用以接收该控制信号;一第二晶体管,该第二晶体管具有一第一端、一第二端以及一栅极端,该第二晶体管的该第一端电性连接至该第一晶体管的该第二端,该第二晶体管的该第二端电性连接至该开关晶体管的该第一端; 一第三晶体管,该第三晶体管具有一第一端、一第二端以及一栅极端,该第三晶体管的该第一端用以接收一数据电压,该第三晶体管的该第二端电性连接至该第二晶体管的该第一端,而该第三晶体管的该栅极端则用以接收该第二扫描信号; 一第四晶体管,该第四晶体管具有一第一端、一第二端以及一栅极端,该第四晶体管的该第一端电性连接至该第二晶体管的该第二端,该第四晶体管的该第二端电性连接至该第二晶体管的该栅极端,而该第四晶体管的该栅极端则用以接收该第二扫描信号; 一第五晶体管,该第五晶体管具有一第一端、一第二端以及一栅极端,该第五晶体管的该第一端与该栅极端皆电性连接至一第三电压源,该第五晶体管的该第二端电性连接至该第二晶体管的该栅极端,其中该第三电压源为固定电压,且该第三电压源的位准大于或等于该第二电压源的位准; 一第一电容,该第一电容的其中一端用以接收该第一扫描信号,而该第一电容的另一端则电性连接至该第二晶体管的该栅极端;以及 一第二电容,电性连接于该第二电压源或该第三电压源以及该第一电容之间。7.一种像素电路,其特征在于,包括...

【专利技术属性】
技术研发人员:郑士嵩
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1