最小化串扰和电源干扰的电阻器屏蔽物制造技术

技术编号:8746053 阅读:207 留言:0更新日期:2013-05-30 01:49
本发明专利技术公开了一种屏蔽物,其保护功率表中的高值输入电阻器免受由于来自邻近的电源的电磁干扰而引起的和/或由于来自相邻相的串扰而引起的不需要的效应。屏蔽物包括多个印刷电路板屏蔽物(302a-e),其布置在功率表中的主印刷电路板(106)上的每个输入电阻器(300a-d)之间。每个PCB屏蔽物(302a-e)具有提供对不需要的能量的屏蔽的导电层(305)。电阻器(300a-d)以对角或平行的方式布置在每一对PCB屏蔽物(302a-e)之间以防止电阻器移动,这防止引脚疲劳并固定电阻器-PCB-屏蔽物组合中产生的寄生电容的值。在另一配置中,PCB屏蔽物由柔性材料制成,并以蛇形的方式在每个电阻器的顶部之间或之上或在每个电阻器的侧端周围蛇行,保护电阻器免受来自顶部和侧面的不需要的能量。本文公开的PCB屏蔽物消除了测量阶段的百分误差中的变化,这有助于以小于0.1%的总精度实现高度精确的仪表。

【技术实现步骤摘要】
【国外来华专利技术】

【技术保护点】

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:马克·A·里奇乔纳森·科诺
申请(专利权)人:施耐德电气美国股份有限公司
类型:
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1