提前同步选通传输的设备及其方法技术

技术编号:8022354 阅读:224 留言:0更新日期:2012-11-29 04:36
一种提前同步选通传输的设备及其方法。该提前同步选通传输设备,用以补偿同步数据总线上的不对准,该设备包括一电阻电路、一核心时钟产生器以及一同步选通驱动器。该电阻电路用以提供一比例讯号,该比例讯号指示一提前量,以提前与一数据群组有关的一同步数据选通讯号。该核心时钟产生器,耦接于该比例讯号,该核心时钟产生器以该提前量提前一数据选通计时讯号。该同步选通驱动器用以接收该数据选通计时讯号,并根据该数据选通计时讯号产生该同步数据选通讯号,并以该提前量提前该同步数据选通讯号。

【技术实现步骤摘要】

本专利技术涉及一种微电子领域,特别是涉及一种与来源同步讯号的传送与接收相关的数据和时钟同步的设备及方法。
技术介绍
现今计算机系统采用一种来源同步系统总线来提供总线代理器之间的数据交换,例如界于微处理器及存储器集线器之间的数据交换。来源同步总线协议使数据可以一高速的总线速度来传输。来源同步协议的操作原理在于一传输总线代理器将数据输出于总线上持续一固定时间,且发出或转换一对应于该数据的数据选通 讯号(strobe signal)以指示一接收总线代理器该数据是有效的。数据讯号及数据选通讯号皆是沿着相同的传播路径通过总线来传输,因此当检测到对应的数据选通讯号的转换,接收器可相对地确认数据是有效的。然而数据选通讯号及数据讯号容易因为一些原因发生错误。错误的来源之一是时钟产生电路的不准确,时钟产生电路通常为锁相回路(phase lockedloop),用以阻挡在总线上的数据讯号、以及转换选通数据来指示该数据是有效的。这些不准确可能来自设计的极限、制造的公差或是环境的因素。在理想的情况下,选通数据是在数据有效期间的中途精确地转换,使得接收器接收到数据的设置时间及保持时间是相等的。相关的时钟产生电路中的不准确可能导致数据讯号和/或数据选通讯号的歪斜(skewing),使得接收条件并非是最理想的。另一个错误的来源是由一接收装置内的一数据选通讯号的分配所造成。尽管系统设计人员竭尽所能地确保选通讯号及其相关的数据讯号是沿着一系统板(即主机板)上相同的传输路径来传输,然而众所皆知的是,一旦数据选通讯号进入了接收装置,必定分配至与数据选通讯号有关的所有内部同步接收器。在某些装置中,需要额外的传输长度来传送数据选通讯号至不同的接收器,如此将可能延迟了数据讯号的传送时间,进而产生同步传送的相位歪斜。因此,补偿同步数据总线上的讯号未对齐(misalignment)的装置及方法是有必要的。藉由调整一数据选通及其相对应的数据讯号,使得同步总线上的讯号是最佳化地传输的技术亦是有必要的。此外,提供调整一数据选通及其相关的数据讯号在主机板等级下的机制亦是有必要的。再者,为了达到最佳化接收状态,一种在主机板等级下将同步总线讯号对准的可编程装置亦是有必要的。
技术实现思路
本专利技术针对现有技术问题、缺点以及限制提出解决。此外,本专利技术提供一较佳的技术以最佳化不同的装置中的来源同步讯号的传送及接收,例如微处理器及其支持装置。在一实施例中,提供一种用以补偿同步数据总线上的非对齐的装置,该装置包括一电阻网络、一核心时钟产生器以及一同步选通驱动器。该电阻网络用以提供一比例讯号以指示一提前量,以提前与一数据群组有关的一同步数据选通讯号。该核心时钟产生器耦接于该比例讯号,以该提前量提前一数据选通计时讯号。该同步选通驱动器接收该数据选通计时讯号,并根据该数据选通计时讯号产生该同步数据选通讯号,并以该提前量提前该同步数据选通讯号。本专利技术的亦提供一种提前同步选通传输装置,用以补偿同步数据总线上的非对齐,该提前同步选通传输装置包括一电阻网络以及一微处理器。该电阻网络用以提供一比例讯号,该比例讯号指示一提前量,以提前与一数据群组有关的一同步数据选通讯号。该微处理器包括一核心时钟产生器以及一同步选通驱动器。该核心时钟产生器耦接于该比例讯号,以该提前量提前一数据选通计时讯号。该同步选通驱动器接收该数据选通计时讯号,及根据该数据选通计时讯号产生该同步数据选通讯号,其中该同步数据选通讯号以该提前量提前。 本专利技术还提供一种补偿同步数据总线上的非对齐的方法,包括藉由一电阻网络提供一比例讯号,该比例讯号指示一提前量,以提前与一数据群组有关的一同步数据选通讯号;耦接一核心时钟产生器至该比例讯号,使该核心时钟产生器以该提前量提前一数据选通计时讯号;以及提供数据选通计时讯号至一同步选通驱动器,根据该数据选通计时讯号产生该同步数据选通讯号,并以该提前量提前该同步数据选通讯号。关于产业上的适用性,本专利技术可实施于一般用途或特殊用途的计算机装置所使用的一微处理器中。附图说明图I显示现今来源同步数据系统的一实施例的方块图。图2显示图I的来源同步数据系统的来源同步讯号情况的时序图。图3显示本专利技术的提前同步选通传输设备的一实施例的方块图。图4显示本专利技术的径向同步选通分配设备的一实施例的方块图。图5显示本专利技术的延迟同步数据接收设备的一实施例的方块图。图6显示显示本专利技术的延迟锁相回路的一实施例的方块图。图7显示显示本专利技术的最佳化同步讯号可编程设备的一实施例的方块图。附图符号说明100来源同步数据系统102总线时钟产生器110 装置 A111核心时钟产生器112同步选通驱动器113同步数据驱动器120 装置 B122同步接收器200时序图201描绘总线计时讯号202数据计时讯号203数据选通计时讯号210第一情况211讯号212数据选通讯号220第二情况 221讯号222数据选通讯号300提前同步选通传输设备310提前选通传输装置311核心时钟产生器331锁相回路向前元件332分频器333延迟锁相回路312同步选通驱动器400径向同步选通分配设备420装置 C434复合延迟元件434.I 434. N 延迟元件422同步接收器500延迟同步数据接收设备520延迟数据接收装置522同步接收器533延迟锁相回路600延迟锁相回路601延迟编码器602多工器603模拟转数字转换器700最佳化同步讯号可编程设备701提前讯号装置711核心时钟产生器712同步选通驱动器722同步接收器731测试行动联合组织接口732同步总线最佳化器733延迟锁相回路BCLK总线计时讯号DCLK数据计时讯号DSCLK数据选通计时讯号DSTR0BE、DSTR0BE I DSTR0BEN 数据选通讯号DATAl DATAN数据位讯号I无效期间V有效期间T1、T2、T3、T4 时间 R1、R2 电阻RAT比例讯号VDD参考电压REF参考讯号DREF延迟参考讯号DDATA延迟数据位讯号IN、OUT 讯号DSEL延迟选择总线UlA, UlB, U2A, U2B^U63A, U63B 反向器D0 D63延迟分接头JTAG标准测试行动联合组织总线DSTROBEX、DSTR0BEY 数据选通讯号ARAT、DRAT 总线具体实施例方式为进一步说明各实施例,本专利技术提供有附图。附图为本专利技术揭示内容的一部分,其 主要用以说明实施例,并可结合说明书的相关描述来解释实施例的运作原理。参考这些内容,本领域技术人员应能理解其他可能的实施方式以及本专利技术的优点。因此,本专利技术不限于以下显示及描述的实施例,然应授予符合下述操作原理及新颖特征的最广范围。有鉴于上述现有技术讨论关于现今用来传输及接收数据的装置所使用的来源同步讯号传输及相关的技术,现有技术的缺点及限制将结合图I、图2讨论。接着,本专利技术将参考图3至图7作讨论。本专利技术藉由延迟及提前一对装置中的数据选通讯号及相关数据位讯号的机制来克服现有技术的缺点及限制,从而校正由任何原因所导致的选通讯号及数据讯号的非对齐(misalignment),以最佳化该对装置之间的通量。首先请参考图1,其显示依据现今在传输及接收来源同步数据的系统方块图。来源同步数据系统100包括一讯号传输装置110(以下称装置A)及一接收装置12本文档来自技高网
...

【技术保护点】
一种提前同步选通传输设备,用以补偿同步数据总线上的不对准,该提前同步选通传输设备包括:一电阻电路,用以提供一比例讯号,该比例讯号指示一提前量,以提前与一数据群组有关的一同步数据选通讯号;一核心时钟产生器,耦接于该比例讯号,该核心时钟产生器以该提前量提前一数据选通计时讯号;及一同步选通驱动器,用以接收该数据选通计时讯号,并根据该数据选通计时讯号产生该同步数据选通讯号,并以该提前量提前该同步数据选通讯号。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:达鲁斯D嘉斯金斯詹姆斯R隆柏格
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1