基带处理单元、基站及数据传输方法技术

技术编号:7811123 阅读:209 留言:0更新日期:2012-09-27 20:04
本发明专利技术提供了一种基带处理单元、基站及数据传输方法,该基带处理单元的数据传输方法包括:基带处理单元上的外围电路对需上传至无线网络控制器的以太网数据进行解析和重组,并上传至所述无线网络控制器;或者外围电路对来自无线网络控制器的以太网数据进行解析和重组,并发送至与以太网数据对应的以太网数据处理单元。在本发明专利技术中,通过将时钟主控单板上CPU对RNC的以太网传输接口处理功能外延出来,交由CPU之外的外围电路处理,能有效的确保基站BBU和RNC之间的以太网传输接口功能不存在瓶颈,保证以太网传输数据传输的畅通无阻,进而显著提升基站BBU乃至整个基站的性能。

【技术实现步骤摘要】

本专利技术涉及通信领域,具体而言,涉及一种。
技术介绍
随着移动通信基站技术标准的演进,全IP(Internet Protocol,网络协议)化基站呼之欲出,以及IPv4向IPv6的加速演进,把基站BBU(Base Band Unit,基带处理单元)和RNC(Radio Network Controller,无线网络控制器)之间的以太网传输方式的重要性提高到了一个新的高度。同时也对基站BBU和RNC之间的以太网传输方式提出了新的问题按照新一代紧凑型通信基站绿色、环保、节能、空间体积小的标准,BBU侧通常只用2个类型的单板时钟主控单板和基带处理单板来实现标准的最优化。BBU侧对RNC的以太网传输接口处理在时钟主控单板实现,也就是说,时钟主控单板既要担当传输单板的功能,还要担当接口单板的功能,三板功能合一(时钟主控单板,传输单板,接口单板),这样在时钟主控单板上很容易导致CPU (Center Processing Unit,中央处理器)性能瓶颈。在这种情形下, 如何使基站BBU的以太网传输接口功能不存在瓶颈,实现以太网传输数据畅通无阻?目前尚未提出有效的解决方案。
技术实现思路
本专利技术的主要目的在于提供一种基带处理单元、基站及基带处理单元的数据传输方法,以至少解决上述基带处理单元的以太网数据传输瓶颈问题。根据本专利技术的一个方面,提供了一种基带处理单元,包括CPU和外围电路,其中,外围电路用于实现基带处理单元与无线网络控制器之间的以太网数据传输处理。进一步地,外围电路包括收发模块,用于基带处理单元与无线网络控制器之间的以太网数据交互;解析和重组模块,用于对交互过程中的以太网数据进行解析和重组。进一步地,解析和重组模块包括更新子模块,用于以太网数据的IP地址、MAC (Medium Access Control,媒体访问控制)地址以及循环冗余校验码的更新。进一步地,外围电路位于基带处理单元的时钟主控单板上。进一步地,夕卜围电路为FPGA(Field Programmable Gate Array,现场可编程门阵列)。根据本专利技术的另一方面,提供了一种基站,包括前文描述的基带处理单元。根据本专利技术的又一个方面,提供了一种基带处理单元的数据传输方法,包括基带处理单元上的外围电路对需上传至无线网络控制器的以太网数据进行解析和重组,并上传至无线网络控制器;或者外围电路对来自无线网络控制器的以太网数据进行解析和重组,并发送至与以太网数据对应的以太网数据处理单元。进一步地,对以太网数据进行解析和重组包括对以太网数据的IP地址、MAC地址以及循环冗余校验码进行更新。进一步地,外围电路位于基带处理单元的时钟主控单板上。进一步地,外围电路为FPGA。在本专利技术中,通过将时钟主控单板上CPU对RNC的以太网传输接口处理功能外延出来,交由CPU之外的外围电路处理,能有效的确保基站BBU和RNC之间的以太网传输接口功能不存在瓶颈,保证以太网传输数据传输的畅通无阻,进而显著提升基站BBU乃至整个基站的性能。附图说明 此处所说明的附图用来提供对本专利技术的进一步理解,构成本申请的一部分,本专利技术的示意性实施例及其说明用于解释本专利技术,并不构成对本专利技术的不当限定。在附图中图I是根据相关技术的基站BBU与RNC之间的以太网传输接口连接示意图;图2是根据本专利技术实施例一的基站BBU结构示意图;图3是实施例一所示的基站BBU与RNC之间的以太网传输接口连接示意图;图4是根据本专利技术实施例二的基站BBU上行数据处理流程图;图5是根据本专利技术实施例二的基站BBU下行数据处理流程图;图6是根据本专利技术实施例三所示的基站BBU与RNC之间的以太网传输接口连接示意图;图7是根据本专利技术实施例三的基站BBU上行数据处理流程图;图8是根据本专利技术实施例三的基站BBU下行数据处理流程图;图9是根据本专利技术实施例四的基站结构示意图。具体实施例方式下文中将参考附图并结合实施例来详细说明本专利技术。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。图I是根据相关技术的基站BBU与RNC之间的以太网传输接口连接示意图,如图I所示,基带处理单元100与无线网络控制器200之间通过以太网接口进行以太网数据的传输。其中,基带处理单元100包括相关的基站BBU以太网数据处理单元110和时钟主控单板的 CPU120。按照传统的方法,基站BBU侧对RNC的以太网传输接口功能处理是在时钟主控单板的控制中心CPU来实现,因此,基站BBU以太网数据处理单元需将上传给RNC的以太网数据先发送给时钟主控单板CPU进行处理,然后时钟主控单板CPU将处理后的以太网数据通过以太网接口上传至RNC。同样,来之RNC的以太网数据也需要经过时钟主控单板的CPU处理后才能发送至相关的基站BBU以太网数据处理单元。但是时钟主控单板的CPU不但要实现基站BBU对RNC的以太网传输接口功能,还要处理BBU内部的大流量的业务数据,以及处理时钟主控单板内部的控制信息和基站BBU单板间控制、信令消息。这样就很容易造成时钟主控单板上CPU性能负荷瓶颈。实施例一图2是根据本专利技术实施例一的基站BBU 100结构示意图。如图2所示,包括CPU120和外围电路130。其中,外围电路130用于实现基带处理单元与无线网络控制器之间的以太网数据传输处理。CPU 120位于时钟主控单板上,除不承担对RNC的以太网传输接口处理功能外,其余功能与现有的时钟主控单板CPU功能相同。在上述基站BBU中,通过将时钟主控单板上CPU对RNC的以太网传输接口处理功能外延出来,交由CPU之外的外围电路处理,能有效的确保基站BBU和RNC之间的以太网传输接口功能不存在瓶颈。其中,外围电路可以用时钟主控单板上的FPGA来实现,时钟主控单板上的FPGA需对接收到的以太网传输数据进行以太网传输数据解析和重组,包括进行以太网数据的IP地址和MAC地址替换,CRC(Cyclic Redundancy Check,循环冗余校验)码更新等操作。图3是实施例一所示的的基站BBU 100与RNC 200之间的以太网传输接口连接示意图。如图3所示,基带处理单元100包括一 CPU之外的外围电路130。该外围电路130用于处理基站BBU侧对RNC的以太网传输数据传输接口功能。实施例二 实施例二详细描述了基站BBU与RNC间的以太网数据传输方法流程。包括以下步骤基带处理单元上的外围电路对需上传至无线网络控制器的以太网数据进行解析和重组,并上传至无线网络控制器;或者外围电路对来自无线网络控制器的以太网数据进行解析和重组,并发送至与以太网数据对应的以太网数据处理单元。下面结合附图4和附图5对上述步骤做具体描述。如图4所示,基站BBU侧对RNC的以太网数据上行传输包括以下步骤步骤S402,CPU之外的外围电路接收来自基站BBU以太网数据处理单元需要上传给RNC的以太网数据。步骤S404,外围电路对接收到的以太网数据进行解析和重组,目的在于能让以太网数据能准确路由至相关RNC。步骤S406,外围电路把重组后的以太网数据经以太网传输接口上传给RNC,以便RNC对以太网数据做后续处理。如图5所示,RNC对基站BBU侧的以太网数据下行传输包括以下步骤步骤S502,RNC的以太网数据经本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种基带处理单元,其特征在于,包括 CPU ; 外围电路,用于实现所述基带处理单元与无线网络控制器之间的以太网数据传输处理。2.根据权利要求I所述的基带处理単元,其特征在于,所述外围电路包括 收发模块,用于所述基带处理単元与所述无线网络控制器之间的以太网数据交互; 解析和重组模块,用于对交互过程中的所述以太网数据进行解析和重组。3.根据权利要求2所述的基带处理単元,其特征在于,所述解析和重组模块包括 更新子模块,用于以太网数据的IP地址、MAC地址以及循环冗余校验码的更新。4.根据权利要求I至3任一项所述的基带处理単元,其特征在于,所述外围电路位于所述基带处理单元的时钟主控单板上。5.根据权利要求4所述的基带处理単元,其特征在于,所述外围电路为现场可...

【专利技术属性】
技术研发人员:贺胜洪张建新钟爽莉
申请(专利权)人:中兴通讯股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1