一种机载电台基带处理单元制造技术

技术编号:13272065 阅读:71 留言:0更新日期:2016-05-18 22:30
本实用新型专利技术公开了一种机载电台基带处理单元,它涉及通信设备技术领域。FPGA与ARM连接,发射单元由两路数模转换模块、双正交调制器、第一滤波器、变增益放大器组成,FPGA分别依次连接一路数模转换模块、双正交调制器、第一滤波器、变增益放大器至第一功放单元、第二功放单元;接收单元由两路第二滤波器、自动增益控制器、双正交解调器、模数转换模块组成,第一功放单元、第二功放单元分别依次连接一路第二滤波器、自动增益控制器、双正交解调器、模数转换模块至FPGA,FPGA通过数据接口单元分别与接口处理单元、前面板连接。本实用新型专利技术成本低,体积小,安装部署灵活,且耗能低,实用性强。

【技术实现步骤摘要】

本技术涉及的是通信设备
,具体涉及一种机载电台基带处理单元
技术介绍
在机载电台中需要使用基带处理单元完成将信号调制、接收发送的协议处理、射频通道的实时控制、GPS数据处理、操作维护等工作,现有电台中的基带处理单元研发制造成本较高,体积较大,安装部署不灵活,且耗能高,使得其应用推广受限,基于此,设计一种新型的机载电台基带处理单元还是很有必要的。
技术实现思路
针对现有技术上存在的不足,本技术目的是在于提供一种机载电台基带处理单元,结构简单,设计合理,成本低,体积小,安装部署灵活,且耗能低,实用性强,易于推广使用。为了实现上述目的,本技术是通过如下的技术方案来实现:一种机载电台基带处理单元,包括FPGA、ARM、数据接口单元、发射单元、接收单元和同步单元,FPGA与ARM连接,FPGA通过发射单元与第一功放单元、第二功放单元连接,第一功放单元、第二功放单元通过接收单元与FPGA连接,发射单元与接收单元之间连接有同步单元,FPGA还接有E2PR0M,FPGA通过数据接口单元分别与接口处理单元、前面板连接,前面板接电源至基带处理单元。作为优选,所述的发射单元由两路数模转换模块、双正交调制器、第一滤波器、变增益放大器组成,FPGA分别依次连接一路数模转换模块、双正交调制器、第一滤波器、变增益放大器至第一功放单元、第二功放单元;接收单元由两路第二滤波器、自动增益控制器、双正交解调器、模数转换模块组成,第一功放单元、第二功放单元分别依次连接一路第二滤波器、自动增益控制器、双正交解调器、模数转换模块至FPGA,双正交调制器与双正交解调器之间连接有同步单元。作为优选,所述的数据接口单元包括两路RS485接口、一路RS232接口、两路Ethernet接口和一路TTL接口,FPGA通过TTL接口和其中一路RS485接口与接口处理单元连接,FPGA还通过另一路RS485接口、一路RS232接口和两路Ethernet接口与前面板连接。本技术的有益效果:可以为机载电台提供低成本、广覆盖的处理单元,体积小,安装部署灵活,具有可靠性高、安装方便等特点,且耗能低,适用性广。【附图说明】下面结合附图和【具体实施方式】来详细说明本技术;图1为本技术的系统框图。【具体实施方式】为使本技术实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合【具体实施方式】,进一步阐述本技术。参照图1,本【具体实施方式】采用以下技术方案:一种机载电台基带处理单元,包括FPGAl、ARM2、数据接口单元、发射单元、接收单元和同步单元,FPGAl与ARM2连接,FPGAl通过发射单元与第一功放单元3、第二功放单元4连接,第一功放单元3、第二功放单元4通过接收单元与FPGAl连接,所述发射单元由两路数模转换模块8、双正交调制器9、第一滤波器10、变增益放大器11组成,FPGAl分别依次连接一路数模转换模块8、双正交调制器9、第一滤波器10、变增益放大器11至第一功放单元3、第二功放单元4,所述接收单元由两路第二滤波器12、自动增益控制器13、双正交解调器14、模数转换模块15组成,第一功放单元3、第二功放单元4分别依次连接一路第二滤波器12、自动增益控制器13、双正交解调器14、模数转换模块15至FPGAl,双正交调制器9与双正交解调器14之间连接有同步单元,FPGAl还接有E2PR0M5,FPGA1通过数据接口单元分别与接口处理单元6、前面板7连接,前面板7接电源20至基带处理单元。值得注意的是,所述的数据接口单元包括两路RS485接口 16、一路RS232接口 17、两路Ethernet接口 18和一路TTL接口 19,FPGA1通过TTL接口 19和其中一路RS485接口 16与接口处理单元6连接,FPGAl还通过另一路RS485接口 16、一路RS232接口 17和两路Ethernet接口18与前面板7连接。本【具体实施方式】双正交调制器9调制与双正交解调器14解调采用双收双发的低中频正交上、下变频设计,其参数:ADC-14bit(E0B=12bit,动态范围72dB),DAC-12bit,双正交调制器9的频率范围425MHz-450MHz,发射增益控制:40dB;双正交解调器14:频率范围425MHz-450MHz,AGC范围:60dB。本【具体实施方式】主要完成将信号调制、接收发送的协议处理、射频通道的实时控制、GPS数据处理、操作维护等工作,其中数据接口单元完成RS485、RS232、以太网等数据的接收交互处理,FPGAl及ARM2完成时序、对外接口数据处理及GPS模块数据的接收、解算、处理、扩频码产生及整个系统的控制和管理及对各模块参数进行控制等,发射单元完成基带数字信号的调制、对调制信号的发射及频率合成,同步单元及接收单元完成伪码序列的同步。本具体实施的功能:(I)基带信号处理:完成信道编解码、交织解交织、分集、物理信道映射和组帧发射、调制和解调、跳频处理、加密和解密、扩频和解扩、同步控制等工作。(2)数字中频处理:发射通道主要将基带数字信号处理后变为中频模拟信号送至功放组件进行处理,并保持一定的调制精度、邻道泄露等指标,接收通道部分主要将功放单元送来的中频模拟信号经处理变为数字信号,并保证一定的接收功率灵敏度等指标。(3)功放组件控制:通过与功放单元控制接口及数据接口对功放单元进行收发开关切换控制,温度和反向功率及正向功率的数字值判定、接收通道的性能判定,发射天线切换控制等。(4)外部数据接口:提供两路10/100M自适应快速以太网接口、提供两路RS485数据接口,其中一路RS485接口与接口单元进行数据高速交换、提供一路RS232数据接口信号到系统传递控制或业务数据。(5)存储:提供用于程序存储的E2PR0M。(6)温度检测:提供本板的温度检测。 (7)时钟和定时:提供本板的时隙信号,提供时钟校准通道。本【具体实施方式】体积小,安装方便,耗能低,能及时有效完成信号调制,通过多路接口采集飞机飞行参数、总线等信息数据,成本低,具有广阔的市场应用前景。以上显示和描述了本技术的基本原理和主要特征和本技术的优点。本行业的技术人员应该了解,本技术不受上述实施例的限制,上述实施例和说明书中描述的只是说明本技术的原理,在不脱离本技术精神和范围的前提下,本技术还会有各种变化和改进,这些变化和改进都落入要求保护的本技术范围内。本技术要求保护范围由所附的权利要求书及其等效物界定。【主权项】1.一种机载电台基带处理单元,其特征在于,包括FPGA(I)、ARM(2)、数据接口单元、发射单元、接收单元和同步单元,FPGA(I)与ARM( 2)连接,FPGA(I)通过发射单元与第一功放单元(3)、第二功放单元(4)连接,第一功放单元(3)、第二功放单元(4)通过接收单元与FPGA(I)连接,发射单元与接收单元之间连接有同步单元,FPGA(I)还接有E2PR0M(5),FPGA(I)通过数据接口单元分别与接口处理单元(6)、前面板(7)连接,前面板(7)接电源(20)至基带处理单元。2.根据权利要求1所述的一种机载电台基带处理单元,其特征在于,所述的发射单元由两路数本文档来自技高网...

【技术保护点】
一种机载电台基带处理单元,其特征在于,包括FPGA(1)、ARM(2)、数据接口单元、发射单元、接收单元和同步单元,FPGA(1)与ARM(2)连接,FPGA(1)通过发射单元与第一功放单元(3)、第二功放单元(4)连接,第一功放单元(3)、第二功放单元(4)通过接收单元与FPGA(1)连接,发射单元与接收单元之间连接有同步单元,FPGA(1)还接有E2PROM(5),FPGA(1)通过数据接口单元分别与接口处理单元(6)、前面板(7)连接,前面板(7)接电源(20)至基带处理单元。

【技术特征摘要】

【专利技术属性】
技术研发人员:杨卫平赵来友张建中张文
申请(专利权)人:北京军懋国兴科技股份有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1