一种基于电源控制的复位电路制造技术

技术编号:7749727 阅读:162 留言:0更新日期:2012-09-11 01:16
本实用新型专利技术涉及一种基于电源控制的复位电路,该复位电路与单片机系统连接,所述的单片机系统包括电源模块,以及相互连接的CPU主控模块和系统执行模块,所述的复位电路包括相互连接的复位控制模块和复位执行模块,所述的复位控制模块连接电源模块和CPU主控模块,所述的复位执行模块分别与电源模块、CPU主控模块以及系统执行模块连接。与现有技术相比,本实用新型专利技术可对外围电路引起的故障进行复位,而且复位稳定。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种保护电路,尤其是涉及一种基于电源控制的复位电路
技术介绍
随着社会各行各业的发展,人们对工控信息关注和采集工作一直在不断的向前发展。如城市配电网络自动化、自来水、交通、公安等远程监测系统不断的提出新要求。由于设备安装在现场,且现场的条件比较恶劣,设备在现场要经受高温低温的考验,要经受较大的电磁干扰,设备上的CPU有可能会运行不正常,或程序经常性地跑飞,更严重的可能会造成死机。尽管,大多数的设备上会看门狗电路,但是,系统不稳定的情况还是存的。 复位电路和单片机的一个I/O引脚相连,该I/O引脚通过程序控制它定时地往看门狗的这个引脚上送入高电平(或低电平),一旦检测到CPU异常,这个时候,现有技术的复位电路只会对CPU复位引脚相连的引脚上送出一个复位信号,使CPU发生复位,即程序从程序存储器的起始位置开始执行,这种方式可以解决是CPU本身发生故障的复位,但不能解决在干扰下外围电路引起的故障。
技术实现思路
本技术的目的就是为了克服上述现有技术存在的缺陷而提供一种可对外围电路引起的故障进行复位的基于电源控制的复位电路。本技术的目的可以通过以下技术方案来实现一种基于电源控制的复位电路,该复位电路与单片机系统连接,所述的单片机系统包括电源模块,以及相互连接的CPU主控模块和系统执行模块,所述的复位电路包括相互连接的复位控制模块和复位执行模块,所述的复位控制模块连接电源模块和CPU主控模块,所述的复位执行模块分别与电源模块、CPU主控模块以及系统执行模块连接。所述的复位控制模块包括复位芯片及外围电路。所述的复位芯片为MAX706RESA芯片,该复位芯片的第I引脚和第2引脚连接电源模块,第I引脚和第8引脚之间连接一复位开关,当开关打闭合时,整个复位电路才具有复位功能,第3引脚接地,第6引脚连接CPU主控模块,接收CPU主控模块发出的看门狗清零信号,第7引脚连接复位执行模块,作为复位执行模块的输入信号。所述的复位执行模块包括第一 MOS管和第二 MOS管,第一 MOS管的栅极和源极以及第二 MOS管的源极连接电源模块,所述的复位芯片的第6引脚连第一 MOS管的栅极,第一MOS管的漏极连接第二 MOS管的栅极,并且其公共端接地,第二 MOS管的漏极连接CPU主控模块和系统执行模块。所述的电源模块提供的电压为3. 3V。与现有技术相比,本技术在CPU出现故障后,执行电路会断开CPU系统及整个电路的电源一段时间,不仅仅对CPU进行了复位,对系统中的所有器件和IC进行了复位,复位面比较广,最大程度的保护和持续系统的正常运行。而且断电再上电的方式比电平直连方式更稳定,更不容易受到外界的干扰,可实现平稳过渡。附图说明图I为本技术的结构示意图;图2为本技术复位控制模块的结构示意图;图3为本技术复位执行模块的结构示意图。具体实施方式以下结合附图和具体实施例对本技术进行详细说明。实施例如图I所示,一种基于电源控制的复位电路,用于单片机系统的复位保护,包括复位控制模块I和复位执行模块2。复位控制模块I连接单片机系统的电源模块3和CPU主控模块4,复位执行模块2分别与电源模块3、CPU主控模块4以及系统执行模块2连接,电源模块提供3. 3V的电压。其中,复位控制模块I包括复位芯片及其外围电路,采用MAX706RESA芯片,具体电路结构如图2所示,复位芯片的第I引脚串联一电阻后脚连接电源模块3,而第2引脚直接连接电源模块3。第I引脚和第8引脚之间通过一个JRST2插针连接,其上套有跳线帽,起到复位开关的租用。当跳线帽拔去时,第I引脚和第8引脚之间开路;当跳线帽插上时,第I引脚和第8引脚之间导通,此时,复位芯片才具有复位功能。第3引脚接地,第6引脚连接CPU主控模块4,接收CPU主控模块4发出的看门狗清零信号,第7引脚连接复位执行模块5,作为复位执行模块5的输入信号。复位执行模块2的具体电路结构如图3所示,包括了第一MOS管和第二MOS管。第一 MOS管的栅极G串联一电阻后连接电源模块3,第一 MOS管的源极S以及第二 MOS管的源极S直接连接电源模块3,复位芯片的第6引脚连第一 MOS管的栅极G,第一 MOS管的漏极D连接第二 MOS管的栅极G,并且其公共端接地,第二 MOS管的漏极D连接CPU主控模块4和系统执行模块5,为其提供电源。在JRST2跳线帽已插的情况下,复位芯片的第6引脚不断检测CPU主控模块4输出的信号,在系统正常的情况下,CPU主控模块4输出的信号是ΑΑΑ0,即在复位芯片的第6弓丨脚的信号是ΑΑΑ0,其对应的第7引脚的信号是AAA1,由于复位芯片的第7引脚与第一MOS管的栅极G相连接,则该处的信号是AAAl,其相对应的第二 MOS管的栅极G的信号是AAA2,M0S2接续工作,系统正常,没有发生复位。当在单片机系统在受到外界干扰的情况下,CPU主控模块4工作不正常,CPU主控模块4不输出AAAO信号,导致复位芯片的第7引脚输出一个时长为I秒的BBBl信号,最终传导到第二 MOS管的栅极G的信号为BBB2,导致第二 MOS管不再接续工作,不接续的时长为I秒,使系统发生I秒钟复位,从而保持系统的正常运行。本技术不再采用仅对CPU进行复位的老式复位电路,而是采用时间极小间隙断电的方式,使系统发生复位,这种复位方式,使系统复位更彻底,使系统更稳定。本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种基于电源控制的复位电路,该复位电路与单片机系统连接,所述的单片机系统包括电源模块,以及相互连接的CPU主控模块和系统执行模块,其特征在于,所述的复位电路包括相互连接的复位控制模块和复位执行模块,所述的复位控制模块连接电源模块和CPU主控模块,所述的复位执行模块分别与电源模块、CPU主控模块以及系统执行模块连接。2.根据权利要求I所述的ー种基于电源控制的复位电路,其特征在于,所述的复位控制模块包括复位芯片及外围电路。3.根据权利要求2所述的ー种基于电源控制的复位电路,其特征在于,所述的复位芯片为MAX706RESA芯片,该复位芯片的第I引脚和第2引脚连...

【专利技术属性】
技术研发人员:赵睿林唐明瑜
申请(专利权)人:上海资和通信科技有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1