当前位置: 首页 > 专利查询>缪建民专利>正文

一种低表面张力的硅基光纤阵列V槽的制作方法技术

技术编号:7615774 阅读:303 留言:0更新日期:2012-07-27 12:30
本发明专利技术公开了一种低表面张力的硅基光纤阵列V槽的制作方法,它包括如下步骤:在硅基上生成保护薄膜、在保护薄膜上旋涂光刻胶膜、在光刻胶膜上光刻出腐蚀V槽所需的图案、使用RIE工艺刻蚀掉腐蚀V槽所需图案位置对应的保护薄膜、利用丙酮溶液去除硅基上的光刻胶膜、使用KOH溶液或TMAH溶液蚀刻已经被露出的硅基,形成V槽、用对应溶液去除硅基上的保护薄膜;在去除保护薄膜后的硅基上通过LPCVD工艺淀积的低表面张力薄膜。本发明专利技术解决了因表面处理不佳而导致的胶水粘接效果不佳及气泡等问题,提高了光纤阵列的良率及稳定性。

【技术实现步骤摘要】

本专利技术公开了一种低表面张力的娃基光纤阵列V槽的制作方法,属于光纤通讯的

技术介绍
当前,我国FTTX (光纤接入网)建设逐步展开,三大运营商及广电系统都确定了 “加快光进铜退、推进接入网战略转型”的思路,实现FTTC(光纤到路边)、FTTB (光纤到大楼)、FTTH (光纤到家庭)、FTTD (光纤到桌面)、三网融合(语音网、数据网、有线电视网) 等多媒体传输以及H)S(综合布线系统)方案。FTTX中比较关键的器件就是光纤阵列分路器,分路器中的关键器件之一就是光纤阵列,而V型槽就是光纤阵列中的关键。目前,国内外生产光纤阵列V型槽大都分为二类。第一类采用机械加工的方法,采用金刚砂切割刀在玻璃片上切割出所需的V槽,玻璃成本低,但切割过程中金刚刀被磨损, 需不断修磨,磨损的金刚刀也导致V槽形状改变,不能满足精度要求;制作多槽的V型槽时, 如大于32槽时,由于设备不断积累的误差从而导致精度降低,良率下降,因此采用机械方法加工大于32槽的V型槽的成本很高。第二类采用的硅晶片作为基材用湿法腐蚀的方法加工V型槽,此方法采用光刻的技术,各向异性湿法刻蚀硅晶片,没有机械加工导致的累积误差,故精度不受V槽数量的限制,利用硅片的各向异性的特点,腐蚀出的V槽形状一致;但腐蚀后的V槽表面亲水性不好, 若在组装光纤阵列前不进行表面处理,会使得胶水与V槽接触不好,造成气泡及光纤与V槽粘接不好。
技术实现思路
本专利技术的目的是克服现有技术中存在的不足,提供一种低表面张力的、可以免去光纤阵列组装前的表面处理或因不处理导致的气泡及粘结不好的一种低表面张力的硅基光纤阵列V槽的制作方法。按照本专利技术提供的技术方案,所述一种低表面张力的娃基光纤阵列V槽的制作方法包括如下步骤a、在〈100〉晶向硅基的上表面生成一层保护薄膜,所述保护薄膜为热氧化SiO2薄膜或 Si3N4薄膜;b、在保护薄膜上通过匀胶机旋涂一层光刻胶膜;C、在光刻胶膜上光刻出腐蚀V槽所需的图案,使得腐蚀V槽所需图案位置对应的保护薄膜露出;d、使用反应离子刻蚀工艺刻蚀掉腐蚀V槽所需图案位置对应的保护薄膜,腐蚀V槽所需图案位置对应的硅基露出;e、利用丙酮溶液去除硅基上的光刻胶膜;f、使用KOH溶液或TMAH溶液蚀刻已经被步骤d露出的硅基,形成V槽,由于各向异性腐蚀,故V槽的侧面夹角由硅基的晶向决定,V槽两侧面的夹角为70. 6 °,V槽的开口宽度为12(Tl25微米,V槽的脊背宽度为2 7微米;g、用对应溶液去除硅基上的保护薄膜;h、在去除保护薄膜后的硅基上通过低压化学汽相淀积工艺淀积的低表面张力薄膜,低表面张力薄膜为Si3N4薄膜,Si3N4薄膜的厚度为KKT300纳米。作为优选,步骤a中所述的保护薄膜为通过热氧化生成的SiO2薄膜,且SiO2薄膜的厚度为I. 8^2. 5微米。作为优选,步骤a中所述的保护薄膜为在硅基表面上通过低压化学汽相淀积工艺淀积的Si3N4薄膜,且Si3N4薄膜的厚度为KKT300纳米。作为优选,步骤b中所述的光刻胶膜的厚度为3 4微米。作为优选,步骤f中所述的KOH溶液中KOH的重量百分含量为20% 45%。 作为优选,步骤f中所述的TMAH溶液中,TMAH的重量百分含量为20% 30%。作为优选,步骤g中所述的保护薄膜为SiO2薄膜,则使用BOE溶液去除SiO2薄膜, 在BOE溶液中,HF与NH4F的物质的量之比为1:6,且在BOE溶液中,HF的重量百分含量为 49%,NH4F的重量百分含量为40%。作为优选,步骤g中所述的保护薄膜为Si3N4薄膜,则使用H3PO4溶液去除Si3N4薄膜,在H3PO4溶液中H3PO4的重量百分含量为80% 85%。本专利技术的优点硅基V槽精度高,硅基V槽表面的薄膜降低了 V槽的表面张力,改善了胶水与V槽的接触,从而改善了光纤与V槽的粘接,避免胶水放入槽后的气泡,免去了使用硅基V槽前的表面处理工艺,解决了因表面处理不佳而导致的粘接效果不佳及气泡等问题,提高了光纤阵列的良率及稳定性。附图说明图I为实际应用时光纤阵列的剖视图2为本专利技术的剖视图3为在硅基上生成一层保护薄膜的示意图4为在硅基上光刻出腐蚀V槽所需图案的示意图5为RIE刻蚀掉没有光刻胶保护的硅基上保护薄膜的示意图6为去除硅基上光刻胶的示意图7为湿法刻蚀硅基形成V槽的示意图8为去除硅基上保护薄膜的示意图9为在硅基上形成低表面张力薄膜的示意图。具体实施例方式下面结合具体附图和实施方式对本专利技术作进一步说明。图中,I为硅基,2为V槽,3为低表面张力薄膜,4为保护薄膜,5为光刻胶膜,6为光纤,7为胶水,8为盖板。如图2所示,本专利技术的V槽2通过湿法腐蚀硅形成,低表面张力薄膜3为LPCVDSi3N4薄膜。如图3 图9所示上述的低表面张力硅基V槽,通过下述工艺步骤实现提供〈100〉晶向硅基1,V槽是通过各向异性湿法刻蚀硅基I得到的,硅基I的晶向好坏决定了V槽的精度及良率;如图3所示在上述〈100〉晶向硅基I上生成一层保护薄膜4 ;所述保护薄膜为常规热氧化生成的SiO2薄膜或通过常规的低压化学汽相淀积工艺(即LPCVD工艺)淀积的Si3N4薄膜,SiO2薄膜的厚度控制在I. 8^2. 5微米,Si3N4薄膜厚度控制在IOOlOO纳米。;如图4所示在上述硅基I上旋涂上3 4微米厚度的光刻胶膜5 ;在光刻胶膜光刻出腐蚀V槽2所需的图案,使得腐蚀V槽所需图案位置对应的保护薄膜露出;所述光刻图案为湿法刻蚀硅所需的保护层的图案,因湿法刻蚀时的横向刻蚀效应, 故光刻图案与V槽图案有差异;在上述硅基I上通过常规的反应离子刻蚀工艺(即RIE工艺)刻蚀掉没有光刻胶保护的硅基上的保护薄膜4 ;如图5所示使用反应离子刻蚀工艺刻蚀掉腐蚀V槽所需图案位置对应的保护薄膜, 腐蚀V槽所需图案位置对应的硅基露出;通过常规的反应离子腐蚀工艺(RIE)刻蚀,选择性地刻蚀保护薄膜4,形成湿法刻蚀V槽的保护薄膜图案;如图6所示利用丙酮溶液去除硅基I上的光刻胶膜5 ;如图7所示使用重量百分含量为20% 45%的KOH溶液或重量百分含量为20% 30%的 TMAH溶液蚀刻已经被露出的硅基,形成V槽2,由于各向异性腐蚀,故V槽2的侧面夹角由硅基的晶向决定,V槽2两侧面的夹角为70. 6°,V槽2的开口宽度为12(Tl25微米,V槽的脊背宽度为2 7微米;在上述硅基I上湿法腐蚀出V槽2 ;湿法腐蚀硅基I形成V槽2,腐蚀溶液为KOH或TMAH溶液,由于各向异性腐蚀,故V槽2的侧面夹角由硅基的晶向决定,本专利技术V槽2两侧面的夹角为70. 6°,V槽2的开口宽度为12(Tl25微米,V槽2的脊背宽度为2 7微米;如图8所示去除上述硅基I上的保护薄膜4 ;用对应溶液去除上述硅基I上的保护薄膜4,保护薄膜4若为SiO2薄膜用BOE溶液去除,在BOE溶液中,HF与NH4F的物质的量之比为1:6,且在BOE溶液中,HF的重量百分含量为49%,NH4F的重量百分含量为40% ;保护薄膜 4若为Si3N4薄膜,则用H3PO4溶液去除,在H3PO4溶液中H3PO4的重量百分含量为80% 85% ; 如图9所示在上述硅基I上通过常规的低压化学汽相淀积工艺(即LPCVD工艺)淀积上低表面张力薄膜,低表面张力薄膜为Si3N4薄膜,Si3N4薄膜的本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:缪建民
申请(专利权)人:缪建民
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术