具有待机模式的电子装置及其操作方法制造方法及图纸

技术编号:7415074 阅读:191 留言:0更新日期:2012-06-08 20:16
本发明专利技术揭示了具有待机模式的电子装置及其操作方法。该具有待机模式的电子装置包括:一第一电路,包含一接口,用以与一外部装置传输数据;一第二电路,包含一处理器,用以设定该第一电路的一第一供电模式;以及一第三电路,用以设定该第二电路的一第二电路供电模式,及在该第二电路无效时用以设定该第一电路的一第二供电模式;其中在该第二电路无效前,该处理器在多组第一电路的供电模式中选出一第一电路供电模式以作为该第二供电模式。

【技术实现步骤摘要】

本专利技术涉及一种,尤其是涉及一种具有两组不同特色的待机模块的电子装置及其操作方法。
技术介绍
在现代用电设备中,在环境保护的前提下,省电的要求日益增加。元件正常工作与待机时的功耗与效率往往能决定电池使用时间的长短,所以会在设计上使用不同的工作或待机模式来针对系统需求减少功耗。例如无线网络的应用时会有所谓的静音模式(Quiet Mode)、睡眠模式(Sle印Mode)、电源关闭模式(Power down Mode)、卡无效(Card Disable)、 射频关闭(Radio Off)等等设定。而待机模式如何能够有效的节省非必要性的用电,成为目前值得研究的课题。一般待机功能模式设定的方式有(一 )由内建或外部软件驱动处理器进行待机功能模式的设定,即由系统先行设定触发待机功能模式的条件,当条件满足时即由外部软件或内部固件进行待机功能模式的设定。但是不管使用软件或固件均须保留其运作所需要的处理器,而这些处理器本身即已耗掉大量的功耗,并不经济。( 二)由外部引脚触发,由特定硬件进行待机功能模式的设定,即由特定硬件进行待机功能模式的设定。然而,特定硬件只能进行有限度而且固定的模式设定,不同的待机模式必须使用不同的外部引脚来触发,但在芯片面积日渐缩小外部引脚变少的趋势下,使用太多的引脚来设定这些待机功能变成一种不经济的作法。缘此,本案的专利技术人研究出一种,尤其是有关于一种具有两组不同特色的待机模块的电子装置及其操作方法,其可改善现有技术中待机模式所需功耗太大或引脚太多的问题。
技术实现思路
本专利技术的目的在于,提供一种装置或方法,可于降低待机模块所需功耗的同时,减少待机模块所需的引脚。本专利技术系揭示一种具有待机模式的电子装置,其包含一第一电路,包含一接口, 用以与一外部装置传输数据;一第二电路,包含一处理器,用以设定该第一电路的一第一供电模式;以及一第三电路,用以设定该第二电路的一第二电路供电模式,及在该第二电路无效时用以设定该第一电路的一第二供电模式;其中在该第二电路无效前,该处理器在多组第一电路的供电模式中选出一第一电路供电模式以作为该第二供电模式。本专利技术还揭示了一种设定一电子装置的待机状态的方法,该方法包括以下步骤 供应电源至该电子装置;提供多组该电子装置的供电模式;该电子装置的一处理器自该多组供电模式中,根据该电子装置的状态,选择一第二供电模式;以及关闭该处理器的电源。为使贵审查员对于本专利技术的结构目的和功效有更进一步的了解与认同,兹配合图示范例详细说明如后。附图说明图1为本专利技术的一种具有待机模式的电子装置示意图;图2A 图2E为本专利技术的电子装置待机模式示意图;图3为用于本专利技术的待机模式方法的流程图。主要组件符号说明10电子装置IOa外部装置101第一电路102第二电路103第三电路104物理层105媒体存取控制器106接口107处理器108内存109第一缓存器 110第二缓存器301 304 步骤具体实施例方式图1为根据本专利技术的一实施方式的一种具有待机模式的电子装置10,其具有一第一电路101,其包含一接106,用以与一外部装置IOa传输数据;一第二电路102,用以设定第一电路101的供电模式,其包含一处理器107 ;以及一第三电路103,用以设定该第二电路的供电模式,及在第二电路102无效时用以设定该第一电路101的供电模式。根据本专利技术的一个实施例,其可根据电子装置10当时的状况,例如第一电路101与第二电路102的使用情形或外部指令,从多组供电模式中选出一适当的供电模式或待机模式,并据以设定外部引脚(未示出)的触发条件以及功能,或自多组触发条件中选出一适当的触发条件以作为外部引脚的触发条件。其中该外部引脚例如可为一多功能输入输出引脚(GPIO)。然后,关闭处理器的电源,如此而可达更加省电的目的,且由外部引脚触发的特定硬件的待机模式或供电模式的触发条件设定可以不为固定,而可以由处理器根据其关闭前的状况加以选定,从而达到单一引脚可选用多种触发条件的功效,从而达到节省引脚的功效。优选地,该电子装置10为一系统单芯片。优选地,第一电路101进一步包含一物理层104及一媒体存取控制器105。优选地,第二电路102进一步包含一与处理器107协同运作的内存108,并进一步包含一第一缓存器109,用以储存第一电路101的供电模式。优选地,第三电路103进一步包含一第二缓存器110,用以储存第一电路101及第二电路101的供电模式。图2A 图2E进一步显示当具有待机模式的电子装置10为一无线网卡时,电子装置10的供电模式可包括但不限于以下几种实施方式图2A为正常操作模式,第一电路101及其中的接口 106、第二电路102、第三电路 103皆进入工作模式,即第二电路102设定第一电路101的供电模式为正常工作。此时也可由或固件或软件来驱动处理器107以进行待机功能模式或供电模式的设定而改变第一电路101的工作状态。图2B为射频关闭(Radio Off)模式,此时关闭第一电路101中的物理层104及媒体存取控制器105的电源,而第二电路102及第一电路101中的接口 106、第三电路103仍进入工作模式,且第二电路102可在收到来自外部装置IOa的指示时立刻打开(turn on) 第一电路101中的电源。也就是说,由固件或软件来驱动处理器107以进行待机功能模式的设定,即第一缓存器109由电子装置10先行设定触发待机功能模式的条件,当条件满足时即由固件或软件来驱动处理器107以进行待机功能模式或供电模式的设定。图2C为卡无效(Card Disable)模式,此时关闭第一电路101中的物理层104及媒体存取控制器105的电源,本专利技术也关闭第二电路102的电源,也即将处理器107的电源关闭,但接口 106进入低耗能模式(如SUS/L3)、第三电路103维持工作模式,且在第二电路102的电源关闭前第二电路102会设定第三电路101的第二缓存器110,也即在第二电路102的电源关闭前,处理器107会根据电子装置10当时的状况,例如各电路的使用情形并预估接下来可能会发生的动作以从多组供电模式中选出一适当的供电模式,以作为电子装置10 (或第一电路101)的供电模式。而此时例如外部装置IOa可透过接口 106传送特定的外部指令以使处理器107重新启动电源、或进行特定的数据传输。图2D为外部引脚触发模式,此时关闭第一电路101、第二电路102的电源,但第三电路103维持工作模式,其中第三电路101由外部引脚触发,由特定硬件进行待机功能模式或供电模式的设定。但在第二电路102的电源关闭前处理器107会先设定好第三电路101 的第二缓存器110,也即在第二电路102的电源关闭前,处理器107会根据电子装置10当时的状况,从多组供电模式中选出一适当的供电模式,以据以设定外部引脚(未示出)的待机模式的触发条件以及功能,或从多组触发条件中选出一适当的触发条件以作为外部引脚的触发条件。图2E为电源关闭模式(Power Down Mode),此时关闭第一电路101、第二电路102 及其中的接口 106、第三电路103中的电源。图3揭示了本专利技术的方法的流程图,其是关于一种设定电子装置的待机状态的方法,该方法包括以下步骤s301 供应电源至该电子装置本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种具有待机模式的电子装置,其包含一第一电路,包含一接口,用以与一外部装置传输数据; 一第二电路,包含一处理器,用以设定所述第一电路的一第一供电模式;以及一第三电路,用以设定所述第二电路的一第二电路供电模式,及在所述第二电路无效时用以设定所述第一电路的一第二供电模式;其中,在所述第二电路无效前,所述处理器在多组第一电路的供电模式中选出一第一电路供电模式以作为所述第二供电模式。2.根据权利要求1所述的电子装置,其中,所述第三电路根据所述第二供电模式来设定一外部引脚的触发条件。3.根据权利要求2所述的电子装置,其中,当所述第一电路及所述第二电路无效时,所述第三电路根据所述外部弓I脚触发,来启动所述第二供电模式。4.根据权利要求1所述的电子装置,其中,所述第三电路根据所述第二电路供电模式来设定一外部引脚的触发条件。5.根据权利要求4所述的电子装置,其中,当所述第一电路及所述第二电路无效时,所述第三电路根据所述外部弓I脚触发,来启动所述第二电路供电模式。6.根据权利要求1所述的电子装置,其中,所述第一电路另包含一物理层及一媒体存取控制器,其中,当所述物理层、所述媒体存取控制器、及所述第二电路的电源关闭时,所述接口根据所述第二供电模式而运作。7.一种设定一电子装置的待机状态的方法,所述方法包含...

【专利技术属性】
技术研发人员:蔡志福沈家庆
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术