模式转换方法、显示驱动集成电路和图像处理系统技术方案

技术编号:6915859 阅读:189 留言:0更新日期:2012-04-11 18:40
根据示例实施例,一种显示驱动集成电路(IC)包括定时控制器和多个源极驱动器。所述定时控制器被配置为将多个信号输出至所述多个源极驱动器,以及所述多个源极驱动器和定时控制器中的至少一个被配置为在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段中在掉电模式下操作。根据示例实施例,一种在显示驱动IC中使用的模式转换方法包括:响应于待机控制信号,在正常模式和掉电模式之间进行切换。在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段中,在包括在显示驱动IC中的多个源极驱动器和定时控制器中的至少一个上执行掉电模式。

【技术实现步骤摘要】
模式转换方法、显示驱动集成电路和图像处理系统相关申请的交叉引用本申请要求于2010年6月1日在韩国知识产权局提交的韩国专利申请No.10-2010-0051964的优先权,在此通过引用方式将其公开整体并入。
本专利技术构思的示例实施例涉及一种模式转换方法、以及使用该方法的显示驱动集成电路(IC)和图像处理系统。
技术介绍
显示驱动系统包括定时控制器、显示驱动IC、以及面板。显示驱动IC包括被用来驱动用于再现图像信号的面板的图像元件(pictureelements)的源极驱动器和栅极驱动器,并且所述显示驱动IC还可以包括定时控制器。定时控制器将输入图像信息转换为用于显示驱动IC的信号,并将该信号传送至显示驱动IC。
技术实现思路
根据本专利技术构思的示例实施例,一种显示驱动集成电路(IC),包括多个源极驱动器、以及定时控制器。所述定时控制器被配置为将多个信号输出至所述多个源极驱动器。所述多个源极驱动器和定时控制器中的至少一个被配置为在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段中在掉电模式(powerdownmode)下操作。根据本专利技术构思的示例实施例,在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段的一部分期间,出现所述掉电模式的时段。根据本专利技术构思的示例实施例,在数据传输时段中包括的水平消隐时段的一部分中激活所述数据传输时段中的掉电模式。根据本专利技术构思的示例实施例,在掉电模式中,定时控制器被配置为将恒定DC电压和高阻抗设置信号中的至少一个输出到所述多个源极驱动器。所述定时控制器的内部电路被配置为使得:减小流过在所述定时控制器中包括的时钟信号发生器的偏置电流。所述多个源极驱动器的内部电路被配置为使得:减小该内部电路的内部偏置电流。根据本专利技术构思的示例实施例,在掉电模式下,所述多个源极驱动器被配置为使得它们的内部片内终结器(ondietermination(ODT))电阻值被修改。根据本专利技术构思的示例实施例,所述定时控制器被配置为生成待机控制信号以便激活所述掉电模式。根据本专利技术构思的示例实施例,所述定时控制器进一步被配置为基于内部逻辑电路的状态和外部信号中的至少一个来生成所述待机控制信号。根据本专利技术构思的示例实施例,所述定时控制器进一步被配置为以点到点方式(point-to-pointmanner)或者以多分支方式(multi-dropmanner)来将所述待机控制信号传送至所述多个源极驱动器中的每一个。根据本专利技术构思的示例实施例,所述定时控制器被配置为在所述数据传输时段中将包括多个字段的数据分组传送至所述源极驱动器。所述多个字段中的至少一个包括所述待机控制信号。根据本专利技术构思的示例实施例,所述定时控制器被配置为在所激活的待机控制信号被去激活时从所述掉电模式过渡到正常模式。根据本专利技术构思的示例实施例,所述定时控制器包括第一时钟信号发生器,并且所述定时控制器被配置为:在所述正常模式下,将流过所述第一时钟信号发生器的偏置电流调节至正常值。所述多个源极驱动器中的至少一个包括第二时钟信号发生器,并且所述多个源极驱动器中的所述至少一个被配置为:在所述正常模式下,将流过所述第二时钟信号发生器的偏置电流调节至正常值。根据本专利技术构思的示例实施例,显示驱动IC是嵌入时钟的类型。所述定时控制器包括时钟信号发生器,并且被配置为在所述正常模式下输出训练样式(trainingpattern)。所述多个源极驱动器被配置为:在所述正常模式下,根据所述训练样式来确定所述时钟信号发生器开始时钟训练所处的点。该点被确定为所述正常模式的开始点。根据本专利技术构思的示例实施例,一种在显示驱动IC中使用的模式转换方法包括:在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段期间,响应于待机控制信号,在正常模式和掉电模式之间切换多个源极驱动器和定时控制器中的至少一个。根据本专利技术构思的示例实施例,通过从定时控制器生成所述待机控制信号、并且响应于所述待机控制信号来减少被供应至所述源极驱动器和所述定时控制器中的至少一个的电力,所述切换从所述正常模式切换到所述掉电模式。根据本专利技术构思的示例实施例,所述减少包括:由所述定时控制器向所述多个源极驱动器输出恒定DC电压或高阻抗设置信号;控制所述定时控制器的内部电路使得减小流过在所述定时控制器中包括的时钟信号发生器的偏置电流;以及设置所述源极驱动器的内部电路使得减小内部偏置电流。根据本专利技术构思的示例实施例,所述生成基于被施加到所述定时控制器的信号和内部逻辑电路的状态的至少一个来生成所述待机控制信号。根据本专利技术构思的示例实施例,该方法进一步包括:在所述数据传输时段中,将来自所述定时控制器的包括多个字段的数据分组传送至所述多个源极驱动器。所述多个字段中的至少一个包括所述待机控制信号。根据本专利技术构思的示例实施例,一种图像数据处理系统包括:显示面板,其被配置为再现图像信号;多个源极驱动器,其被配置为驱动所述显示面板;以及定时控制器,其被配置为控制所述多个源极驱动器的操作,所述多个源极驱动器和所述定时控制器中的至少一个在掉电模式下操作,其中,在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段中减少电力消耗。根据本专利技术构思的示例实施例,一种显示驱动集成电路(IC)包括:多个源极驱动器;以及至少一个定时控制器,其被配置为输出多个显示数据信号以便驱动所述多个源极驱动器。所述多个显示数据信号包括图像数据和控制数据的分组。所述至少一个定时控制器和所述多个源极驱动器中的至少一个被配置为在掉电模式下操作。根据本专利技术构思的示例实施例,所述多个源极驱动器中的至少一个源极驱动器包括:时钟恢复单元,其具有延迟锁定环电路和锁相环电路中的至少一个;串并转换器,其被配置为响应于多相时钟信号将串行接收的图像数据转换为并行数据并且传送该并行数据;数据锁存单元,其被配置为存储该并行数据;以及数据变换单元,其被配置为:从所述数据锁存单元接收数据,生成与以数字格式从所述数据锁存单元接收的数据相对应的模拟图像信号,并且将该模拟图像信号输入至显示面板。所述时钟恢复单元被配置为:从所接收的显示数据信号中生成恢复时钟信号,基于所生成的恢复时钟信号生成多相时钟信号,并且传送所生成的多相时钟信号以及在所述显示数据信号中包括的图像数据。根据本专利技术构思的示例实施例,所述至少一个定时控制器被配置为生成待机控制信号以便激活所述掉电模式。根据本专利技术构思的示例实施例,所述至少一个定时控制器被配置为在所述数据传输时段中将包括多个字段的数据分组传送至所述多个源极驱动器。并且在所述多个字段中的至少一个包括所述待机控制信号。根据本专利技术构思的示例实施例,所述至少一个定时控制器被配置为在所激活的待机控制信号被去激活时从所述掉电模式过渡到正常模式。根据本专利技术构思的示例实施例,所述至少一个定时控制器包括第一时钟信号发生器,并且所述至少一个定时控制器被配置为:在所述正常模式下,将流过所述第一时钟信号发生器的偏置电流调节至正常值。所述多个源极驱动器中的至少一个包括第二时钟信号发生器,并且所述多个源极驱动器中的至少一个被配置为:在所述正常模式下,将流过所述第二时钟信号发生器的偏置电流调节至正常值。根据本专利技术构思的示例实施例,显示驱动IC是嵌入时钟的类型,所述至少一本文档来自技高网...
模式转换方法、显示驱动集成电路和图像处理系统

【技术保护点】
1.一种显示驱动集成电路IC,包括:多个源极驱动器;以及定时控制器,其被配置为将多个信号输出至所述多个源极驱动器,并且所述多个源极驱动器和所述定时控制器中的至少一个被配置为在初始化时段、数据传输时段、以及垂直消隐时段中的至少一个时段中在掉电模式下操作。

【技术特征摘要】
2010.06.01 KR 10-2010-00519641.一种显示驱动集成电路IC,包括:多个源极驱动器;以及定时控制器,其被配置为将多个信号输出至所述多个源极驱动器,并且所述多个源极驱动器和所述定时控制器中的至少一个被配置为在初始化时段以及垂直消隐时段中的至少一个时段中在掉电模式下操作,其中,在掉电模式中,所述定时控制器被配置为将恒定DC电压和高阻抗设置信号中的至少一个输出到所述多个源极驱动器,所述定时控制器的内部电路被配置为使得:减小流过在所述定时控制器中包括的时钟信号发生器的偏置电流,以及所述多个源极驱动器的内部电路被配置为使得:减小该内部电路的内部偏置电流。2.如权利要求1所述的显示驱动集成电路IC,其中,在初始化时段以及垂直消隐时段中的至少一个时段的一部分期间,出现所述掉电模式的时段。3.如权利要求1所述的显示驱动集成电路IC,其中,在掉电模式下,所述多个源极驱动器被配置为使得它们的内部片内终结器(ODT)电阻值被修改。4.如权利要求1所述的显示驱动集成电路IC,其中,所述定时控制器被配置为生成待机控制信号以便激活所述掉电模式。5.如权利要求4所述的显示驱动集成电路IC,其中,所述定时控制器进一步被配置为基于内部逻辑电路的状态和外部信号中的至少一个来生成所述待机控制信号。6.如权利要求4所述的显示驱动集成电路IC,其中,所述定时控制器被配置为以点到点方式或者以多分支方式来将所述待机控制信号传送至所述多个源极驱动器中的每一个。7.如权利要求6所述的显示驱动集成电路IC,其中,所述定时控制器被配置为在数据传输时段中将包括多个字段的数据分组传送至所述源极驱动器,以及所述多个字段中的至少一个包括所述待机控制信号。8.如权利要求4所述的显示驱动集成电路IC,其中,所述定时控制器被配置为在所激活的待机控制信号被去激活时从所述掉电模式过渡到正常模式。9.如权利要求8所述的显示驱动集成电路IC,其中,所述定时控制器包括第一时钟信号发生器,并且所述定时控制器被配置为:在所述正常模式下,将流过所述第一时钟信号发生器的偏置电流调节至正常值,以及所述多个源极驱动器中的至少一个包括第二时钟信号发生器,并且所述多个源极驱动器中的所述至少一个被配置为:在所述正常模式下,将流过所述第二时钟信号发生器的偏置电流调节至正常值。10.如权利要求8所述的显示驱动集成电路IC,其中,显示驱动集成电路IC是嵌入时钟的类型,所述定时控制器包括时钟信号发生器,并且被配置为在所述正常模式下输出训练样式,以及所述多个源极驱动器被配置为:在所述正常模式下,根据所述训练样式来确定所述时钟信号发生器开始时钟训练所处的点,其中,该点被确定为所述正常模式的开始点。11.一种在显示驱动IC...

【专利技术属性】
技术研发人员:白东勋李在烈裵汉秀崔荣敏
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1