栅极驱动电路及其驱动方法技术

技术编号:6859638 阅读:241 留言:0更新日期:2012-04-11 18:40
一种栅极驱动电路,该栅极驱动电路接收多个具有顺序的时钟信号,并包括多个串接的驱动单元,该多个串接的驱动单元依序分别输出输出信号,其中栅极驱动电路的第一级驱动单元接收扫描起始信号或扫描结束信号,最后一级驱动单元接收扫描结束信号或扫描起始信号;其中,将所述时钟信号的顺序反向并将扫描起始信号与扫描结束信号互换,以改变栅极驱动电路的驱动方向。本发明专利技术另提出一种栅极驱动电路的驱动方法。本发明专利技术的栅极驱动电路包括正向驱动模式和反向驱动模式,只要将栅极驱动电路的时钟信号顺序互换以及将第一级驱动单元和最后一级驱动单元的输入信号互换,即可简单地切换于正向和反向驱动模式之间,达成双向驱动的目的。

【技术实现步骤摘要】

本专利技术涉及一种驱动电路及其驱动方法,特别尤其涉及一种双向整合。
技术介绍
请参照图1所示,液晶显示器9通常包括像素矩阵91、多个源极驱动电路92以及多个栅极驱动电路93。一般而言,通过提升液晶显示器9的解析度,可使液晶显示器9所显示的画质更为清晰。然而,源极驱动电路92和栅极驱动电路93的数目会因此而增加,导致制造成本提高。为了降低成本,通常可通过将液晶显示器9的栅极驱动电路93与像素矩阵91同时制作于同一基板上,以形成整合栅极驱动电路(integrated gatedrive circuit)。请参照图加和图2b所示,其分别显示了一现有的整合栅极驱动电路的方块图和时序图。整合栅极驱动电路93'包括时钟产生器931,用以交互地产生两个时钟信号CK1 和CK2 ;第一驱动单元932,用以接收输入信号Input并输出输出信号Output1,该输出信号 Oirtput1用以驱动一行像素单元并作为第二驱动单元933的输入信号,亦即,每一级驱动单元的输出信号同时作为一行像素单元的驱动信号及其下一级驱动单元的输入信号。藉此, 整合栅极驱动电路93'可从第一驱动单元932至第m驱动单元9 !依序输出输出信号以作为液晶显示器9的扫描信号。随着液晶显示器的应用范围逐渐增加,市面上已出现具备双向操作(reversible) 功能的栅极驱动晶片,但是现有的整合栅极驱动电路尚不具备此项功能。因此,有必要提出一种具有双向操作功能的整合。
技术实现思路
本专利技术提出一种,该栅极驱动电路具有对称的电路结构,只要改变时钟信号的顺序并将扫描起始信号与扫描结束信号互换,即可改变栅极驱动电路的驱动方向。本专利技术提出一种栅极驱动电路,该栅极驱动电路接收多个具有顺序的时钟信号, 该栅极驱动电路包括多个串接的驱动单元,该多个串接的驱动单元依序分别输出输出信号,每一驱动单元包括第一开关、第二开关以及第三开关。第一开关包括控制端、第一端以及第二端;控制端接收第一时钟信号,第一端接收第一输入信号,第二端耦接一节点。第二开关包括控制端、第一端以及第二端;控制端接收第二时钟信号,第一端耦接所述节点,第二端接收第二输入信号。第三开关包括控制端、第一端以及第二端;控制端耦接所述节点, 第一端接收第三时钟信号,第二端输出所述输出信号。所述第一输入信号和所述第二输入信号为所述驱动单元的相邻驱动单元的输出信号,且第一时钟信号、第三时钟信号以及第二时钟信号为按照该顺序的连续三个时钟信号。栅极驱动电路的第一级驱动单元接收扫描起始信号且最后一级驱动单元接收扫描结束信号,或第一级驱动单元接收扫描结束信号且最后一级驱动单元接收扫描起始信号;其中,将所述时钟信号的所述顺序反向并将扫描起始信号与扫描结束信号互换,以改变栅极驱动电路的驱动方向。本专利技术另提出一种栅极驱动电路,该栅极驱动电路接收多个具有顺序的时钟信号,该栅极驱动电路包括多个串接的驱动单元,该多个串接的驱动单元依序分别输出输出信号,每一驱动单元包括第一开关、第二开关、第三开关、第四开关以及第五开关。第一开关包括控制端、第一端以及第二端,控制端和第一端接收第一输入信号,第二端耦接一节点。第二开关包括控制端、第一端以及第二端,控制端接收第二输入信号,第一端耦接所述节点,第二端耦接一低电压源。第三开关包括控制端、第一端以及第二端,控制端和第一端接收第三输入信号,第二端耦接所述节点。第四开关包括控制端、第一端以及第二端,控制端接收第四输入信号,第一端耦接所述节点,第二端耦接所述低电压源。第五开关包括控制端、第一端以及第二端,控制端耦接所述节点,第一端接收第一时钟信号,第二端输出所述输出信号。第一输入信号和第三输入信号为驱动单元的相邻驱动单元的输出信号,第二输入信号和第四输入信号为驱动单元的相邻第二级驱动单元的输出信号。栅极驱动电路的第一级驱动单元接收扫描起始信号和扫描结束信号,最后一级驱动单元接收扫描结束信号和扫描起始信号。栅极驱动电路的第二级驱动单元接收扫描起始信号且倒数第二级驱动单元接收扫描结束信号,或第二级驱动单元接收扫描结束信号且倒数第二级驱动单元接收扫描起始信号;其中,将所述时钟信号的顺序反向并将扫描起始信号与扫描结束信号互换,以改变栅极驱动电路的驱动方向。本专利技术另提出一种栅极驱动电路的驱动方法,该栅极驱动电路包括多个串接的驱动单元,该多个串接的驱动单元依序分别输出输出信号,所述驱动方法包括下列步骤输入多个具有顺序的时钟信号至栅极驱动电路;输入扫描起始信号或扫描结束信号至栅极驱动电路的第一级驱动单元;输入扫描结束信号或扫描起始信号至栅极驱动电路的最后一级驱动单元;以及将时钟信号的所述顺序反向并将扫描起始信号与扫描结束信号互换,以改变栅极驱动电路的驱动方向。本专利技术的栅极驱动电路包括正向驱动模式和反向驱动模式,只要将栅极驱动电路的时钟信号顺序互换以及将第一级驱动单元和最后一级驱动单元的输入信号互换,即可简单地切换于正向和反向驱动模式之间,其中每一级驱动单元的输出信号作为相邻一级或两级驱动单元的输入信号。附图说明图1显示了液晶显示器的示意图。图加显示了一现有的整合栅极驱动电路的示意图。图2b显示了图加的整合栅极驱动电路的操作时序图。图3显示了本专利技术实施例的栅极驱动电路的示意图。图如显示了本专利技术实施例的栅极驱动电路的信号时序图,其中时钟产生器交互地产生两时钟信号。图4b显示了本专利技术实施例的栅极驱动电路的另一信号时序图,其中时钟产生器依序产生三个时钟信号。图如显示了本专利技术实施例的栅极驱动电路的另一信号时序图,其中时钟产生器依序产生四个时钟信号。图4d显示了本专利技术实施例之栅极驱动电路的另一信号时序图,其中时钟产生器 依序产生五个时钟信号。图如显示了本专利技术实施例的驱动单元的电路图,其中栅极驱动电路操作于正向 模式。图恥显示了图fe的驱动单元的操作示意图。图6a显示了本专利技术一实施例的驱动单元的电路图,其中栅极驱动电路操作于反 向模式。图6b显示了图6a的驱动单元的操作示意图。图7a显示了本专利技术另一实施例的驱动单元的电路图。图7b显示了图7a的驱动单元的操作示意图,其中栅极驱动电路操作于正向模式。图7c显示了图7a的驱动单元的操作示意图,其中栅极驱动电路操作于反向模式。主要元件符号说明1栅极驱动电路11时钟产生器121 12n驱动单元12N,12N'驱动单元12N1,12N1'第一开关 12N2,12N2'第二开关12N3,12N3'第三开关 12N4'第四开关12N5'第五开关SC,SC'稳压电路CKi CK 时钟信号Oi On输出信号 On+2输出信号Is In-I输入信号STV扫描起始信号END扫描结束信号Cl Cn+2时钟信号Z,Z'节点2时序控制器9液晶显示器91像素矩阵92源极驱动电路93栅极驱动电路93'整合栅极驱动电路931时钟产生器932 9 !!驱动单元Outputi 出信号 Input 输入信号ti t3时钟区间ti' t3'时钟区间Tl Ts时钟区间Tl' IV时钟区间具体实施例方式为了让本专利技术的上述和其他目的、特征、和优点能更明显,下文将配合所附图示, 作详细说明如下。在本专利技术的说明中,相同的构件以相同的符号表示,于此合先述明。请參照图3所示,其显示了本专利技术一实施例的栅极驱动电路1。该栅极驱动电路 本文档来自技高网...

【技术保护点】
1.一种栅极驱动电路,该栅极驱动电路接收多个具有顺序的时钟信号,该栅极驱动电路包括多个串接的驱动单元,该多个串接的驱动单元依序分别输出输出信号,每一驱动单元包括:第一开关,该第一开关的控制端接收第一时钟信号,第一端接收第一输入信号,第二端耦接一节点;第二开关,该第二开关的控制端接收第二时钟信号,第一端耦接所述节点,第二端接收第二输入信号;以及第三开关,该第三开关的控制端耦接所述节点,第一端接收第三时钟信号,第二端输出所述输出信号;其中,所述第一输入信号和所述第二输入信号为所述驱动单元的相邻驱动单元的输出信号,且所述第一时钟信号、所述第三时钟信号以及所述第二时钟信号为按照该顺序的连续三个时钟信号;其中所述栅极驱动电路的第一级驱动单元接收扫描起始信号且最后一级驱动单元接收扫描结束信号,或所述第一级驱动单元接收所述扫描结束信号且所述最后一级驱动单元接收所述扫描起始信号;其中,将所述时钟信号的所述顺序反向并将所述扫描起始信号与所述扫描结束信号互换,以改变所述栅极驱动电路的驱动方向。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:张宪政陈彦州
申请(专利权)人:瀚宇彩晶股份有限公司
类型:发明
国别省市:71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1