一种8位数字移相器相位控制装置制造方法及图纸

技术编号:6290075 阅读:173 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术公开了一种8位数字移相器相位控制装置,属于移相器控制领域。该8位数字移相器相位控制装置包含OLED显示控制电路、8位数字移相器组和DSP电路,其特征在于,还包括由CPLD芯片编程实现的数据选择器电路和寄存器电路。通过本实用新型专利技术,可以实现对多路8位数字移相器在Ku频段的相位控制,将多路8位数字移相器进行分组控制,配合仪器可对所有被控8位数字移相器的状态进行检测。本实用新型专利技术的有益效果是:精确度较高,而且数据能够得到高速及时的处理,避免了多个移相器同时进行相位变化时由于信号延迟而使波束发生散射。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种数字移相器相位控制装置,特别是一种8位数字移相器相位 控制装置。
技术介绍
目前,在Ku频段还不存在能够对多路8位数字移相器进行控制且能实现移相器相 位变化同步进行的简单有效的数字移相器控制装置。如果要在Ku频段实现对多路8位数 字移相器进行控制需要很多控制端口、高速实时的数据处理、精确的数据控制以及同步的 信号传输,电路复杂且实现极为不方便。
技术实现思路
本技术的专利技术目的在于针对上述存在的问题,提供一种多路8位数字移相 器相位控制装置,其不仅能在Ku频段对多路8位数字移相器进行控制,能避免在多路数据 移相器同时进行相位变化时由于信号延迟而导致波束在中间产生发散的问题,而且还能解 决多路8位数字移相器数字信号的控制信号数量多,对控制线数量要求多等问题。本技术采用的技术方案是这样的该8位数字移相器相位控制装置,包括8位 数字移相器组和DSP电路,还包括CPLD芯片中的数据选择器电路和寄存器电路,其中DSP 电路的输出端分别与数据选择器电路和寄存器电路的输入端相连接,数据选择电路的输出 端与寄存器电路的输入端相连接,寄存器电路的输出端与DSP电路的输入端和8位数字移 相器组的状态控制端相连接。该装置还包含OLED显示控制电路,其中OLED显示控制电路的 输入端和输出端分别与DSP电路的输出端和输入端相连接。寄存器电路中包含延迟模块, 用于实现同步发送8位数字移相器组的控制信号;OLED显示控制电路包含多个按键,其中 该等按键与DSP电路的输入端相连接;8位数字移相器组中8位数字移相器的数量为1-24 个。根据本技术的一个实施例,上述DSP电路采用的芯片是TMS320F2812 ;上述OLED显 示控制电路采用的是VGG12864Z— S002 OLED ;上述CPLD芯片采用XC95144芯片。综上所述,由于采用了上述技术方案,本技术的有益效果是1、在上述寄存器电路的延迟模块中写入了延迟程序,该延迟程序能够使各寄存器 电路同步发送对8位数字移相器组的控制信号,避免了多个移相器同时进行相位变化时由 于信号延迟而使波束发生散射;2、本技术中OLED显示控制电路的存在能将各8位数字移相器的控制信号变 化情况显示出,具有显示的功能,与仪器配合可以对所有被控8位数字移相器的状态进行 检测;3、在本技术中OLED显示控制电路具有多个按键,此等按键可以与DSP电路相 互配合,从而实现对8位数字移相器组进行单路控制或者改变DSP电路对由CPLD芯片编程 实现的数据选择电路和寄存器电路的控制方式;4、在本技术中加入了由CPLD芯片编码实现的数据选择器电路和寄存器电路,两者与DSP电路相配合,根据要控制的数字移相器数据、位数和DSP的资源情况,能够在 Ku频段对多个8位数字移相器进行分组控制,与常用的5位或6位数字移相器相比8位数 字移相器的精确度较高,而且数据能够得到高速及时的处理。附图说明图1是根据本技术的实施例,一种多路8位数字移相器的电路结构图;图2是根据本技术的实施例,DSP电路芯片Ul的电路原理图;图3-6是根据本技术的实施例,CPLD芯片U2、U3、U4和U5的连接管脚的示意 图;以及图7是根据本技术的实施例,OLED显示控制电路的按键配置接口电路D2和 接口电路D3的示意图。具体实施方式以下结合附图,对本技术作详细的说明。为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施 例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释 本技术,并不用于限定本技术。为了克服上述技术难点,本技术采用了数据统一处理,分组储存,统一发送的 方式,将多路移相器进行分组控制,其中采用DSP电路来对数据的高速高精度处理来满足 数字移相器控制信号的高速实时和精确性,同时将移相器状态信息通过OLED显示控制电 路进行显示,另外,DSP电路与OLED显示控制电路相配合来对被控移相器进行单路控制。根据本技术的一个实施例,本技术以对24路8位数字移相器进行控制为 例来详细说明此种相位控制装置。由于为了避免天线合成波束的发散,各路数字移相器的 相位要求同时变化,即要求24路移相器的控制信号能够同时到达,所以在本实施例中,根 据CPLD (复杂可编程逻辑器件)的I/O数量和资源大小,将24路数字移相器分为4组,每 组6路(也可以将数字移相器的路数灵活调整为其他的组数)且每组分别由一个CPLD电 路来控制。这样就可以在DSP和CPLD上进行软件调试,保证全部数字移相器控制信号同步 发出O如图1所示,该24路8位数字移相器相位控制装置包含DSP电路1、包含按键的 OLED显示控制电路2和8位数字移相器组3,还包含由CPLD芯片编程实现的数据选择器4 和寄存器电路5。OLED显示控制电路2的输出端和DSP电路1的输入端相连接,DSP电路1 的输出端分别与由CPLD芯片编码实现的数据选择器电路4和寄存器电路5的输入端相连 接来分别传递控制信号和数据值,数据选择器电路4的输出端与寄存器电路5的输入端相 连接,寄存器电路5的输出端与8位数字移相器组3的状态控制端相连接来传递经寄存器 电路5处理得到的用以相位控制8位数字移相器组的控制字,由此通过OLED显示控制器2 中的按键可以对8位数字移相器组3进行单路控制或者改变DSP电路1对由CPLD芯片编程 实现的数据选择器电路4和寄存器电路5的控制方式(包括CPLD芯片的工作状态、工作模 式和输出脚状态);反过来,DSP电路1的输出端与OLED显示控制电路2的输入端相连接, 寄存器电路5的输出端与DSP电路1的输入端相连接,由此DSP电路1可以控制OLED电路的状态,并且可以通过DSP电路1将由CPLD芯片编程实现的数据选择器电路4和寄存器电 路5 (也就是CPLD芯片)的工作状态和数字移相器的控制信号变化显示在OLED显示控制 电路2上。根据本技术的一个实施例,以DSP电路1采用TMS320F2812芯片,CPLD芯片 采用XC95144(U1)且OLED显示控制电路2采用VGG12864Z— S002的OLED为例来进一步说 明本技术中此种数字移相器相位控制装置的电路连接关系,其中采用了四片CPLD芯 片U2、U3、U4和U5 (分别如图3-6所示),每一芯片来控制一组数字移相器,并且采用了图 7中所示的按键配置接口电路D2和显示控制接口电路D3。在连接过程中,DSP芯片Ul的数据总线与4片CPLD芯片的数据接收端口相连,其 中DSP芯片Ul的输出脚S_CPLD1, S_CPLD2, S_CPLD3, S_CPLD4分别接到4片CPLD芯片 U2、U3、U4、U5 的输入脚5^^0)1,S_CPLD2, S_CPLD3, S_CPLD4 上,依次控制每一片 CPLD 芯 片的工作状态;DSP芯片Ul的输出脚IS,S/Z连接到4片CPLD芯片U2、U3、U4、TO的输入脚 IS,S/Z上,控制4片CPLD芯片的工作模式;DSP芯片Ul的输出脚S_SELECT0,S_SELECT1, S_SELECT2连接至IJ 4片CPLD芯片U2、U3、U4、U5的输入本文档来自技高网...

【技术保护点】
一种8位数字移相器相位控制装置,包括8位数字移相器组和DSP电路,其特征在于,还包括在CPLD芯片中的数据选择器电路和寄存器电路,其中所述DSP电路的输出端分别与所述数据选择器电路和所述寄存器电路的输入端相连接,所述数据选择电路的输出端与所述寄存器电路的输入端相连接,所述寄存器电路的输出端与所述DSP电路的输入端和所述8位数字移相器组的状态控制端相连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:宋博熊莉琪汤慰陈思鸿徐东乐李菊
申请(专利权)人:四川九洲电器集团有限责任公司
类型:实用新型
国别省市:51[中国|四川]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利