一种可复用锁相环低通滤波器制造技术

技术编号:6157425 阅读:303 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种可复用锁相环低通滤波器,包含电路连接的通道一电路、通道二电路、切换电路;所述的通道一电路与外部的通道一电荷泵相连;所述的通道二电路与通道二电荷泵相连。本发明专利技术一种可复用锁相环低通滤波器,能够节省芯片空间,从而解决了低通滤波器面积较大不易集成的问题,节省了成本,并且能够保证环路的稳定性。

【技术实现步骤摘要】

本专利技术涉及一种低通滤波器,特别涉及一种可复用锁相环低通滤波器
技术介绍
现有技术中,频率综合器常用来为集成电路提供准确的参考频率,而频率综合器中的低通滤波器用来滤除鉴相器输出电压的高频分量,取出稳定的平均值去控制振荡器的频率。而一般为了获得较好的噪声抑制,频率综合器的环路带宽会选的比较小,这就导致低通滤波器的电容电阻比较大。如此大的电容和电阻如果在芯片内集成会占据巨大的芯片面积,大大提高芯片成本。并且,由于生产过程存在的工艺偏差,电容值和电阻值也会偏离理想值,对环路稳定性等造成影响。在双通道无线通信芯片领域,往往会要求两个通道同时工作,传统做法是做两个独立的频率综合器,这两个频率综合器的低通滤波器都做在片外。这样带来的弊端是片外元件数增多,系统复杂度升高,而且成本增加。
技术实现思路
本专利技术的目的是提供一种可复用锁相环低通滤波器,能够减少双通道频率综合器中低通滤波器的面积,且易于集成。为了实现以上目的,本专利技术是通过以下技术方案实现的一种可复用锁相环低通滤波器,包含电路连接的通道一电路、通道二电路、切换电路; 所述的通道一电路与外部的通道一电荷泵的选通开关相连;所述的通道二电路与通道二电荷泵的选通开关相连。所述的通道一电路包含依次串联的第一电容、第一选择器、第一电阻、第二电容; 所述的第一电容、第二电容分别接地,第一电容的非接地端连接第一选择器的输入1端,第一电阻设置在第二电容的非接地端和第一选择器的输出端之间。所述的通道二电路包含依次串联的第三电容、第二选择器、第二电阻、第四电容; 所述的第三电容、第四电容分别接地,第三电容的非接地端连接第二选择器的输入1端,第二电阻设置在第四电容的非接地端和第二选择器的输出端之间。所述的切换电路包含电路连接的大电容、大电阻、第一缓冲器、第二缓冲器; 所述的大电容包含共同接地的通道一电容、通道二电容、共用电容;所述的大电阻与所述的共用电容相串联;所述的第一缓冲器的正输入端与通道一电容的非接地端相连,第二缓冲器的正输入端与通道二电容的非接地端相连。所述的通道一电容与通道二电容的电容量相等,且等于共用电容电容量的1/10。所述的切换电路还包含X相位开关,所述的X相位开关分别与第一缓冲器的发射端和共用电容的非接地端相连;φ相位第一开关,所述的φ相位第一开关设置在通道一电容的非接地端和共用电容的非接地端之间;Φ相位第二开关,所述的Φ相位第二开关设置在大电阻与第一选择器的输入1端之间;选通开关,所述的选通开关与大电阻相并联;Φ ’相位开关,所述的Φ ’相位开关设置在通道一电容的非接地端与第一选择器的输入 0端之间;ω相位开关,所述的ω相位开关分别与第二缓冲器的发射端和共用电容的非接地端相连;Ψ相位第一开关,所述的Ψ相位第一开关设置在通道二电容的非接地端和共用电容的非接地端之间;Ψ相位第二开关,所述的Ψ相位第二开关设置在大电阻与第二选择器的输入1端之间;Ψ ’相位开关,所述的Ψ ’相位开关设置在通道二电容的非接地端与第二选择器的输入 0端之间。所述的Φ’相位开关的φ’相位与φ相位第一开关和φ相位第二开关的Φ相位相反;ψ相位与ψ,相位相反。所述的切换电路还包含第三选择器,所述的第三选择器的输出端σ与选通开关相连,第三选择器的输入1端输入X相位的信号,第三选择器的输入0端输入ω相位的信号。本专利技术与现有技术相比,具有以下优点本专利技术由于将大电容与大电阻为通道一电路和通道二电路复用,节省了空间,从而解决了低通滤波器面积较大不易集成的问题,节省了成本,并且能够保证环路的稳定性。附图说明图1为本专利技术一种可复用锁相环低通滤波器的电路原理图2为本专利技术一种可复用锁相环低通滤波器通道一电路的时序控制图; 图3为本专利技术一种可复用锁相环低通滤波器通道二电路的时序控制图; 图4为本专利技术一种可复用锁相环低通滤波器通道一电路的输出曲线图; 图5为本专利技术一种可复用锁相环低通滤波器通道二电路的输出曲线图。具体实施例方式以下结合附图,通过详细说明一个较佳的具体实施例,对本专利技术做进一步阐述。如图1所示,本专利技术提供的一种可复用锁相环低通滤波器,包含电路连接的通道一电路1、通道二电路2、切换电路3;该通道一电路1与外部的通道一电荷泵的选通开关41 相连;该通道二电路2与通道二电荷泵的选通开关42相连。所述的通道一电路1包含依次串联的第一电容Cn、第一选择器11、第一电阻Rn、 第二电容C12 ;所述的第一电容Cn、第二电容C12分别接地,第一电容C11的非接地端连接第一选择器11的输入1端,第一电阻R11设置在第二电容C12的非接地端和第一选择器11的输出端之间。所述的通道二电路2包含依次串联的第三电容C21、第二选择器21、第二电阻1 21、 第四电容C22 ;所述的第三电容C21、第四电容Q分别接地,第三电容C21的非接地端连接第二选择器21的输入1端,第二电阻Ii21设置在第四电容C22的非接地端和第二选择器21的输出端之间。所述的切换电路3包含电路连接的大电容C3、大电阻R3、第一缓冲器31、第二缓冲器32 ;所述的大电容C3包含共同接地的通道一电容C31、通道二电容C32、共用电容C3tl ;所述的大电阻民与所述的共用电容C3tl相串联;所述的第一缓冲器31的正输入端与通道一电容 C31的非接地端相连,第二缓冲器32的正输入端与通道二电容C32的非接地端相连。其中, 该通道一电容C31与通道二电容C32的电容量相等,且等于共用电容C3tl电容量的1/10。所述的切换电路3还包含X相位开关33,所述的X相位开关33分别与第一缓冲器31的发射端和共用电容C3tl的非接地端相连;Φ相位第一开关341,所述的Φ相位第一开关341设置在通道一电容C31的非接地端和共用电容C3tl的非接地端之间;Φ相位第二开关342,所述的Φ相位第二开关342设置在大电阻民与第一选择器11的输入1端之间;选通开关35,所述的选通开关35与大电阻民相并联;Φ’相位开关36,所述的Φ’相位开关 36设置在通道一电容C31的非接地端与第一选择器11的输入0端之间;ω相位开关37,所述的ω相位开关37分别与第二缓冲器32的发射端和共用电容C30的非接地端相连;Ψ相位第一开关381,所述的Ψ相位第一开关381设置在通道二电容C32的非接地端和共用电容C30的非接地端之间;Ψ相位第二开关382,所述的Ψ相位第二开关382设置在大电阻 R3与第二选择器21的输入1端之间;Ψ ’相位开关39,所述的Ψ ’相位开关39设置在通道二电容C32的非接地端与第二选择器21的输入0端之间。其中,该Φ ’相位开关17的Φ ’ 相位与Φ相位第一开关341和Φ相位第二开关342的Φ相位相反;Ψ相位与Ψ ’相位相反。所述的切换电路3还包含第三选择器30,所述的第三选择器30的输出端σ与选通开关35相连,第三选择器的输入1端输入X相位的信号,第三选择器的输入0端输入 ω相位的信号。如图纩图5所示,当使用时,CLOCK信号首先将通道一电荷泵的选通开关41的输出信号CPl和通道二电荷泵的选通开关42的输出信号CP2离散化,在CLOCK的高电平时间内,通道一电路1被选通,通道一电荷泵选通开关41的输出信号CPl进入到低通滤波器中。 当时钟信号到来时X相位开关33闭合本文档来自技高网...

【技术保护点】
1.一种可复用锁相环低通滤波器,其特征在于,包含电路连接的通道一电路(1)、通道二电路(2)、切换电路(3);所述的通道一电路(1)与外部的通道一电荷泵的选通开关(41)相连;所述的通道二电路(2)与通道二电荷泵的选通开关(42)相连。

【技术特征摘要】

【专利技术属性】
技术研发人员:倪文海张大会徐文华
申请(专利权)人:上海迦美信芯通讯技术有限公司
类型:发明
国别省市:31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1