用于对VCAT/LCAS成员进行去偏移的方法和设备技术

技术编号:5696380 阅读:249 留言:0更新日期:2012-04-11 18:40
写逻辑和读逻辑与SDRAM和帧状态表相耦合。写逻辑将VCG成员写入SDRAM并且写逻辑为每个成员维护帧状态表中的记录(基于MFI和SQ)。读逻辑对帧状态表进行扫描以识别最早的帧号以使SDRAM中所有成员的数据可用。基于帧状态和地址指针偏置,读逻辑为每个VCG成员维护状态表记录并为每个VCG维护状态。根据优选实施例,读逻辑以被临时缓冲器分开的两部分提供。读逻辑的第一部分执行上述功能并将块数据写入临时缓冲器。读逻辑的第二部分根据可选的泄漏速率从临时缓冲器中读取字节数据。

【技术实现步骤摘要】
【国外来华专利技术】

【技术保护点】
一种用于对同步光网络/同步数字体系(SONET/SDH)信号中的虚级联组(VCG)的成员进行去偏移的设备,包括: 写逻辑,其耦合到偏移的SONET/SDH信号源; 第一存储装置,其耦合到所述写逻辑用于存储来自所述信号源的数据;   第二存储装置,其耦合到所述写逻辑用于存储每个成员的帧状态并指向相应数据存储在所述第一存储装置中的地址;以及 第一读逻辑,其耦合到所述第一和第二存储装置,其中 所述第一读逻辑根据从所述第二存储装置读出的所述帧状态从所述第一存 储装置中读取数据并输出去偏移的数据。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:D古普塔DS穆古赫吉RK马利克
申请(专利权)人:美商传威股份有限公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1