System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 时钟数据回复电路模块、存储器存储装置及信号校正方法制造方法及图纸_技高网

时钟数据回复电路模块、存储器存储装置及信号校正方法制造方法及图纸

技术编号:41297790 阅读:4 留言:0更新日期:2024-05-13 14:46
本发明专利技术提供一种时钟数据回复电路模块、存储器存储装置及信号校正方法。所述方法包括:由第一检测器接收参考时钟信号与第一时钟信号并检测参考时钟信号与第一时钟信号之间的第一差值;由第二检测器接收数据信号与第二时钟信号并检测数据信号与第二时钟信号之间的第二差值;根据第一差值与第二差值的其中之一产生第一时钟信号与第二时钟信号,其中第二时钟信号的频率高于第一时钟信号的频率;以及在第一检测器与第二检测器的共同运作期间,根据第二差值调整参考时钟信号、第一时钟信号及第二时钟信号的其中之一。由此,可提高信号校正效率。

【技术实现步骤摘要】

本专利技术涉及一种信号校正技术,尤其涉及一种时钟数据回复电路模块、存储器存储装置及信号校正方法


技术介绍

1、一般来说,为实现存储器存储装置与主机系统之间的时钟同步,存储器存储装置中普遍会设置时钟数据回复电路,以根据来自主机系统的信号(例如数据信号和/或时钟信号)对存储器存储装置所使用的时钟信号进行校正。

2、传统上,在同时支持频率校正能力与相位校正能力的时钟数据回复电路中,存储器存储装置所使用的时钟信号的频率与相位往往是依序进行校正。例如,在建立存储器存储装置与主机系统之间的连线时,可先根据来自主机系统的时钟信号校正存储器存储装置所使用的时钟信号的频率。在完成频率校正后,再进一步根据来自主机系统的数据信号校正存储器存储装置所使用的时钟信号的相位,以将存储器存储装置所使用的时钟信号的相位锁定在数据信号中预定的锁定点(亦称为取样点)。然而,在追求连线建立效率和/或追求系统的初始化效率的数据传输系统中,如何有效提高信号校正效率,实为本领域技术人员所致力研究的课题之一。


技术实现思路

1、本专利技术提供一种时钟数据回复电路模块、存储器存储装置及信号校正方法,可提高信号校正效率。

2、本专利技术的范例实施例提供一种时钟数据回复电路模块,其包括第一检测器、第二检测器、时钟信号产生电路及相位调整电路。所述时钟信号产生电路连接至所述第一检测器与所述第二检测器。所述相位调整电路连接至所述时钟信号产生电路。所述第一检测器用以接收参考时钟信号与第一时钟信号并检测所述参考时钟信号与所述第一时钟信号之间的第一差值。所述第二检测器用以接收数据信号与第二时钟信号并检测所述数据信号与所述第二时钟信号之间的第二差值。所述时钟信号产生电路用以根据所述第一差值与所述第二差值的其中之一产生第一时钟信号与第二时钟信号。所述第二时钟信号的频率高于所述第一时钟信号的频率。在所述第一检测器与所述第二检测器的共同运作期间,所述相位调整电路用以根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的其中之一。

3、在本专利技术的范例实施例中,所述时钟信号产生电路包括复用器、时钟信号产生器及分频器。所述复用器连接至所述第一检测器与所述第二检测器。所述时钟信号产生器连接至所述复用器。所述分频器连接至所述时钟信号产生器。所述复用器用以根据所述第一检测器的第一输出与所述第二检测器的第二输出的其中之一产生第三输出。所述时钟信号产生器用以根据所述第三输出产生所述第二时钟信号。所述分频器用以根据所述第二时钟信号产生所述第一时钟信号。

4、在本专利技术的范例实施例中,在第一状态下,所述复用器根据所述第一输出产生所述第三输出,并且在第二状态下,所述复用器根据所述第二输出产生所述第三输出。

5、在本专利技术的范例实施例中,所述时钟信号产生器包括电荷泵、低通滤波器、变流器及压控振荡器。所述电荷泵连接至所述复用器。所述低通滤波器连接至所述电荷泵。所述变流器连接至所述复用器。所述压控振荡器连接至所述低通滤波器与所述变流器。所述电荷泵与所述低通滤波器在所述复用器与所述压控振荡器之间形成第一控制路径,以控制所述压控振荡器产生所述第二时钟信号。所述变流器在所述复用器与所述压控振荡器之间形成第二控制路径,以控制所述压控振荡器产生所述第二时钟信号。

6、在本专利技术的范例实施例中,所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:在将所述参考时钟信号输入至所述第一检测器之前,根据所述第二差值调整待输入至所述第一检测器的所述参考时钟信号的相位。

7、在本专利技术的范例实施例中,所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:在将所述第一时钟信号输入至所述第一检测器之前,根据所述第二差值调整待输入至所述第一检测器的所述第一时钟信号的相位。

8、在本专利技术的范例实施例中,所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:在将所述第二时钟信号输入至所述第二检测器之前,根据所述第二差值调整待输入至所述第二检测器的所述第二时钟信号的相位。

9、在本专利技术的范例实施例中,所述相位调整电路更用以:根据温度值,调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一。

10、本专利技术的范例实施例另提供一种存储器存储装置,其包括连接接口单元、可复写式非易失性存储器模块及存储器控制电路单元。所述连接接口单元用以连接至主机系统。所述存储器控制电路单元连接至所述连接接口单元与所述可复写式非易失性存储器模块。所述时钟数据回复电路模块连接至所述连接接口单元。所述时钟数据回复电路模块包括第一检测器、第二检测器、时钟信号产生电路及相位调整电路。所述时钟信号产生电路连接至所述第一检测器与所述第二检测器。所述相位调整电路连接至所述时钟信号产生电路。所述第一检测器用以接收参考时钟信号与第一时钟信号并检测所述参考时钟信号与所述第一时钟信号之间的第一差值。所述第二检测器用以接收数据信号与第二时钟信号并检测所述数据信号与所述第二时钟信号之间的第二差值。所述时钟信号产生电路用以根据所述第一差值与所述第二差值的其中之一产生第一时钟信号与第二时钟信号,所述第二时钟信号的频率高于所述第一时钟信号的频率。在所述第一检测器与所述第二检测器的共同运作期间,所述相位调整电路用以根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的其中之一。

11、本专利技术的范例实施例另提供一种信号校正方法,其包括:由第一检测器接收参考时钟信号与第一时钟信号并检测所述参考时钟信号与所述第一时钟信号之间的第一差值;由第二检测器接收数据信号与第二时钟信号并检测所述数据信号与所述第二时钟信号之间的第二差值;根据所述第一差值与所述第二差值的其中之一产生第一时钟信号与第二时钟信号,其中所述第二时钟信号的频率高于所述第一时钟信号的频率;以及在所述第一检测器与所述第二检测器的共同运作期间,根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的其中之一。

12、在本专利技术的范例实施例中,根据所述第一差值与所述第二差值的所述其中之一产生所述第一时钟信号与所述第二时钟信号的步骤包括:由复用器根据所述第一检测器的第一输出与所述第二检测器的第二输出的其中之一产生第三输出;根据所述第三输出产生所述第二时钟信号;以及由分频器根据所述第二时钟信号产生所述第一时钟信号。

13、在本专利技术的范例实施例中,由所述复用器根据所述第一检测器的所述第一输出与所述第二检测器的所述第二输出的所述其中之一产生所述第三输出的步骤包括:在第一状态下,由所述复用器根据所述第一输出产生所述第三输出;以及在第二状态下,由所述复用器根据所述第二输出产生所述第三输出。

14、在本专利技术的范例实施例中,根据所述第三输出产生所述第二时钟信号的步骤包括:由本文档来自技高网...

【技术保护点】

1.一种时钟数据回复电路模块,其特征在于,包括:

2.根据权利要求1所述的时钟数据回复电路模块,其中所述时钟信号产生电路包括:

3.根据权利要求2所述的时钟数据回复电路模块,其中在第一状态下,所述复用器根据所述第一输出产生所述第三输出,并且

4.根据权利要求2所述的时钟数据回复电路模块,其中所述时钟信号产生器包括:

5.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

6.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

7.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

8.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路更用以:

9.一种存储器存储装置,其特征在于,包括:

10.根据权利要求9所述的存储器存储装置,其中所述时钟信号产生电路包括:

11.根据权利要求10所述的存储器存储装置,其中在第一状态下,所述复用器根据所述第一输出产生所述第三输出,并且

12.根据权利要求10所述的存储器存储装置,其中所述时钟信号产生器包括:

13.根据权利要求9所述的存储器存储装置,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

14.根据权利要求9所述的存储器存储装置,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

15.根据权利要求9所述的存储器存储装置,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

16.根据权利要求9所述的存储器存储装置,其中所述相位调整电路更用以:

17.一种信号校正方法,其特征在于,包括:

18.根据权利要求17所述的信号校正方法,其中根据所述第一差值与所述第二差值的所述其中之一产生所述第一时钟信号与所述第二时钟信号的步骤包括:

19.根据权利要求18所述的信号校正方法,其中由所述复用器根据所述第一检测器的所述第一输出与所述第二检测器的所述第二输出的所述其中之一产生所述第三输出的步骤包括:

20.根据权利要求18所述的信号校正方法,其中根据所述第三输出产生所述第二时钟信号的步骤包括:

21.根据权利要求17所述的信号校正方法,其中根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的步骤包括:

22.根据权利要求17所述的信号校正方法,其中根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的步骤包括:

23.根据权利要求17所述的信号校正方法,其中根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的步骤包括:

24.根据权利要求17所述的信号校正方法,还包括:

...

【技术特征摘要】

1.一种时钟数据回复电路模块,其特征在于,包括:

2.根据权利要求1所述的时钟数据回复电路模块,其中所述时钟信号产生电路包括:

3.根据权利要求2所述的时钟数据回复电路模块,其中在第一状态下,所述复用器根据所述第一输出产生所述第三输出,并且

4.根据权利要求2所述的时钟数据回复电路模块,其中所述时钟信号产生器包括:

5.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

6.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

7.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其中之一的操作包括:

8.根据权利要求1所述的时钟数据回复电路模块,其中所述相位调整电路更用以:

9.一种存储器存储装置,其特征在于,包括:

10.根据权利要求9所述的存储器存储装置,其中所述时钟信号产生电路包括:

11.根据权利要求10所述的存储器存储装置,其中在第一状态下,所述复用器根据所述第一输出产生所述第三输出,并且

12.根据权利要求10所述的存储器存储装置,其中所述时钟信号产生器包括:

13.根据权利要求9所述的存储器存储装置,其中所述相位调整电路根据所述第二差值调整所述参考时钟信号、所述第一时钟信号及所述第二时钟信号的所述其...

【专利技术属性】
技术研发人员:廖宇强吴仁钜
申请(专利权)人:群联电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1