用于检测数字电路中时序违例的电路制造技术

技术编号:41134573 阅读:20 留言:0更新日期:2024-04-30 18:05
本公开涉及一种电路,其包括:‑第一时序守卫电路(200),其被配置为检测第一数据信号到达第一同步装置(202)的裕量时间何时降到低于第一阈值(SLG延迟);以及‑第二时序守卫电路(200),其被配置为检测第二数据信号到达第二同步装置(202)的裕量时间何时降到低于第二阈值(SLG延迟),第一阈值和第二阈值彼此不同。

【技术实现步骤摘要】
【国外来华专利技术】

本公开总体上涉及数字电路领域,并且具体来说,涉及数字电路中潜在时序违例的检测。


技术介绍

1、已经提出通过修改提供给集成电路的区域的时钟频率和/或电源电压来提高电路性能和/或降低能耗。

2、然而,在超过时钟频率和电源电压限制所对应的某个工作点后,电路将不再正常工作。具体来说,如果集成电路的同步装置中的一个或更多个发生时序违例,集成电路将不再保持正确的功能。同步装置包括触发器(flip-flop)、存储器和锁存器。这类装置通常由建立时间(setup time)ts表征,应该遵守该建立时间以确保稳定性。建立时间ts定义了有效时钟沿之前的时间段,在该时间段期间同步装置的输入数据不会改变。如果不遵守该建立时间,则会发生时序违例。

3、集成电路设计的静态时序分析能够确定一个或更多个关键传输路径,这些路径是电路中两个同步装置之间传播延迟最长的传输路径。这些关键传输路径上的传播延迟通常用于确定电路的最大允许时钟频率。

4、然而,在各种工作电压下使用静态时序分析来确定最大允许时钟频率不允许考虑某些变量,如需要考虑的pvt-rc变化(过程本文档来自技高网...

【技术保护点】

1.一种电路,其包括:

2.根据权利要求1所述的电路,其中:

3.根据权利要求1所述的电路,其中:

4.根据权利要求1至3中任一项所述的电路,其包括多个所述第一时序守卫电路和时序响应电路,所述时序响应电路被配置为:

5.根据权利要求1至4中任一项所述的电路,其包括多个所述第二时序守卫电路和保护电路,所述保护电路被配置为:

6.根据引用权利要求4时的权利要求5所述的电路,其中第一频率调整是不超过30%的频率降低,第二频率调整是超过30%的频率降低。

7.根据权利要求6所述的电路,其中所述时序响应电路被配置为从所述警报标...

【技术特征摘要】
【国外来华专利技术】

1.一种电路,其包括:

2.根据权利要求1所述的电路,其中:

3.根据权利要求1所述的电路,其中:

4.根据权利要求1至3中任一项所述的电路,其包括多个所述第一时序守卫电路和时序响应电路,所述时序响应电路被配置为:

5.根据权利要求1至4中任一项所述的电路,其包括多个所述第二时序守卫电路和保护电路,所述保护电路被配置为:

6.根据引用权利要求4时的权利要求5所述的电路,其中第一频率调整是不超过30%的频率降低,第二频率调整是超过30%的频率降低。

7.根据权利要求6所述的电路,其中所述时序响应电路被配置为从所述警报标志信号的断言开始,在所述电路的时钟信号的10个时钟周期内,并且优选在5个时钟周期内实...

【专利技术属性】
技术研发人员:马蒂厄·卢瓦弗朗索瓦·雅克特
申请(专利权)人:道芬设计公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1