System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 在UCI和具有多个码字的PUSCH之间进行复用制造技术_技高网
当前位置: 首页 > 专利查询>英特尔公司专利>正文

在UCI和具有多个码字的PUSCH之间进行复用制造技术

技术编号:40843171 阅读:8 留言:0更新日期:2024-04-01 15:10
本公开提供了在UCI和具有多个码字的PUSCH之间进行复用。本公开提供了一种装置,包括:接口电路;以及与接口电路耦合的处理器电路,其中,处理器电路用于:对经由所述接口电路从接入节点(AN)接收到的信令进行解码,以获得针对传输使用多个码字的物理上行链路共享信道(PUSCH)的配置信息;将上行链路控制信息(UCI)复用在所述多个码字中的一个或多个码字上;以及对所述PUSCH和所述UCI进行编码,以传输至所述AN。还公开和保护了其他实施例。

【技术实现步骤摘要】

本公开的实施例总体涉及无线通信领域,具体地,涉及用于在上行链路控制信息(uci)和具有多个码字的物理上行链路共享信道(pusch)之间进行复用的装置和方法。


技术介绍

1、移动通信已从早期的语音系统显著发展到如今的高度复杂的集成通信平台。下一代无线通信系统、第五代(5g)或新无线电(nr)将通过各种终端和应用随时随地提供信息访问和数据共享。nr有望成为统一的网络/系统,旨在满足截然不同且有时相互冲突的性能维度和服务。这种不同的多维需求是由不同的服务和应用驱动的。通常,nr可以基于第三代合作伙伴计划(3gpp)长期演进(lte)-高级和其他潜在的新无线电接入技术(rat)进行演进,从而通过更好、简单和无缝的无线连接解决方案来丰富人们的生活。nr可以启用通过无线连接的所有事物,并提供快速、丰富的内容和服务。


技术实现思路

1、本公开的一方面提供了一种装置,包括:接口电路;和处理器电路,所述处理器电路与所述接口电路耦合,其中,所述处理器电路用于:对经由所述接口电路从接入节点(an)接收到的信令进行解码,以获得针对传输使用多个码字的物理上行链路共享信道(pusch)的配置信息;将上行链路控制信息(uci)复用在所述多个码字中的一个或多个码字上;以及对所述pusch和所述uci进行编码,以传输至所述an。

2、本公开的一方面提供了一种装置,包括:接口电路;和处理器电路,所述处理器电路与所述接口电路耦合,其中,所述处理器电路用于:编码信令以经由所述接口电路传输至用户设备(ue),所述信令用于表明针对传输使用多个码字的物理上行链路共享信道(pusch)的配置信息;基于所述多个码字,对所述pusch进行解码;以及对在所述多个码字中的一个或多个码字上所复用的上行链路控制信息(uci)进行解码。

本文档来自技高网...

【技术保护点】

1.一种装置,包括:

2.如权利要求1所述的装置,其中,所述PUSCH是用多于四层来传输的。

3.如权利要求1所述的装置,其中,所述多个码字是用共用调制和编码方案(MCS)来指明的。

4.如权利要求1所述的装置,其中,所述多个码字是分别用不同的调制和编码方案(MCS)来表明的。

5.如权利要求1所述的装置,其中,所述处理器电路还用于:

6.如权利要求5所述的装置,其中,所述处理器电路还用于:

7.如权利要求1所述的装置,其中,所述处理器电路还用于:

8.如权利要求7所述的装置,其中,不同的码字分别对应于不同的betaOffset值。

9.如权利要求7或8所述的装置,其中,所述信令包括下行链路控制信息(DCI),并且其中,所述DCI包括对所述betaOffset值的指示。

10.如权利要求1所述的装置,其中,所述处理器电路还用于:

11.如权利要求1所述的装置,其中,所述处理器电路还用于:

12.如权利要求11所述的装置,其中,所述单个码字是基于如下项来确定的:与所述UCI相关联的资源分配、码字索引、调制和编码方案(MCS)、层数、信息比特数、和/或传输块大小。

13.如权利要求1所述的装置,其中,所述处理器电路还用于:

14.如权利要求1所述的装置,其中,所述处理器电路还用于:

15.如权利要求1所述的装置,其中,所述处理器电路还用于:

16.一种装置,包括:

17.如权利要求16所述的装置,其中,所述PUSCH对应于多于四层。

18.如权利要求16所述的装置,其中,所述多个码字是用共用调制和编码方案(MCS)来表明或者分别用不同的MCS来表明。

19.如权利要求16所述的装置,其中,所述处理器电路还用于:

20.如权利要求19所述的装置,其中,所述处理器电路还用于:

...

【技术特征摘要】

1.一种装置,包括:

2.如权利要求1所述的装置,其中,所述pusch是用多于四层来传输的。

3.如权利要求1所述的装置,其中,所述多个码字是用共用调制和编码方案(mcs)来指明的。

4.如权利要求1所述的装置,其中,所述多个码字是分别用不同的调制和编码方案(mcs)来表明的。

5.如权利要求1所述的装置,其中,所述处理器电路还用于:

6.如权利要求5所述的装置,其中,所述处理器电路还用于:

7.如权利要求1所述的装置,其中,所述处理器电路还用于:

8.如权利要求7所述的装置,其中,不同的码字分别对应于不同的betaoffset值。

9.如权利要求7或8所述的装置,其中,所述信令包括下行链路控制信息(dci),并且其中,所述dci包括对所述betaoffset值的指示。

10.如权利要求1所述的装置,其中,所述处理器电路还用于:

...

【专利技术属性】
技术研发人员:王国童熊岗比斯沃尔普·蒙达尔
申请(专利权)人:英特尔公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1