System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() +3.3V或+5V电压供电的IC集成电路供电系统技术方案_技高网
当前位置: 首页 > 专利查询>四川大学专利>正文

+3.3V或+5V电压供电的IC集成电路供电系统技术方案

技术编号:40427676 阅读:7 留言:0更新日期:2024-02-20 22:48
本发明专利技术公开了+3.3V或+5V电压供电的IC集成电路供电系统,使用电感L1实现抑制和消除特定频率范围的电磁干扰,使用对地并联大电容C1实现低频滤波,使用极性阻断芯片D1实现供电极性出错时强制阻断对IC集成电路的供电,以低压过压过流阻断芯片D2为核心,使用TVS管V1实现瞬态电压抑制,电容C2实现浪涌抑制,电阻R2和电阻R3实现过压阈值,消除供电负载端IC元件烧毁风险,支持电子设备健康管理。本发明专利技术技术全面详尽、架构清晰、结构简单、器件小型轻量、实现低成本、不失一般性,可在+3.3V或+5V电压供电的IC集成电路供电使用中推广,并特别适于在复杂电子设备和有高可靠运行要求的电子设备中采用。

【技术实现步骤摘要】

本专利技术涉及电子系统设计领域,具体涉及+3.3v或+5v电压供电的ic集成电路供电系统。


技术介绍

1、在电子系统设计领域,通常按照“系统->分机->模块(pcb)->集成电路(ic)”层级进行划分和设计。系统中的各分机完成相对独立的分机功能、分机中的各模块(pcb)完成相对独立的模块功能,pcb模块通常以集成电路(ic)搭建,ic处于最底层级。

2、分机内部通常都提供了独立的供电模块,以实现对所有模块(pcb)的统一供电。依照不同分机的布局设计,分机供电到达具体pcb可经分机母板走线或内部独立电缆敷线实现。pcb供电输入后还有可能会进行二次dc-dc(升压/降压/负电压等)电源电路设计,以满足具体ic供电单元的多种需求和规格(如某些fpga就有可能需要+2.5v/+1.8v/+1.2v等),对于这部分已经在pcb上进行过二次dc-dc后的供电,其输出通常都能保证ic供电单元的准确性(包括电压、电流、纹波等指标特性)。但对pcb上其它较为常见的以+3.3v或+5v供电工作的ic器件的供电,产品设计者仍习惯于直接使用分机供电模块输出的+3.3v或+5v进行供电,一般仅采取了在+3.3v或+5v供电输入端并联大电容到地进行低频滤波或在电源上串电感进行干扰抑制,最后在具体ic供电单元管脚并联高频小电容进行高频滤波处理。

3、相较于pcb载板二次dc-dc转换后的供电途径,直接来自于模块(pcb)外部输入的+3.3v或+5v供电电源,在实际生产调试组装和上电运行中过程中,常发现可因多种意外供电导致了负载(ic集成电路元件)的直接烧毁报废。鉴于+3.3v或+5v作为当前ic集成电路的主流供电电压,有必要专门针对其采取更加完善的供电处理技术措施,需同时保证其供电可靠性和供电品质,这对于复杂电子设备和有高可靠运行要求的电子设备尤为重要。


技术实现思路

1、针对现有技术中的上述不足,本专利技术提供的+3.3v或+5v电压供电的ic集成电路供电系统解决了现有ic集成电路供电系统在实际生产调试组装和上电运行中过程中,常因多种意外供电导致了负载(ic集成电路元件)直接烧毁报废的问题,并同时改善其供电品质。

2、为了达到上述专利技术目的,本专利技术采用的技术方案为:+3.3v或+5v电压供电的ic集成电路供电系统,包括极性阻断单元、低压过压过流阻断单元、模拟电路和数字电路;

3、所述极性阻断单元的输入端作为所述ic集成电路供电系统的供电输入端;

4、所述极性阻断单元的输出端与所述低压过压过流阻断单元的输入端连接;

5、所述低压过压过流阻断单元的输出端分别与所述模拟电路和数字电路连接;

6、所述模拟电路接模拟地,所述数字电路接数字地,所述模拟地与数字地之间通过电感l2连接;

7、所述模拟电路和数字电路共同作为ic供电单元。

8、进一步地:所述极性阻断单元包括型号为irf7416的极性阻断芯片d1,所述极性阻断芯片d1的1-3号引脚均作为所述极性阻断单元的输出端,所述极性阻断芯片d1的4号引脚与接地电阻r1连接,所述极性阻断芯片d1的5-8号引脚均分别与接地电容c1和电感l1的一端连接,所述电感l1的另一端作为所述极性阻断单元的输入端。

9、进一步地:所述低压过压过流阻断单元包括型号为aat4684itp-t1的低压过压过流阻断芯片d2;

10、所述低压过压过流阻断芯片d2的in引脚作为所述低压过压过流阻断单元的输入端,分别与tvs管v1的阴极、接地电容c2和电阻r2的一端连接,所述tvs管v1的阳极接地,所述电阻r2的另一端分别与所述低压过压过流阻断芯片d2的ovp引脚和接地电阻r3连接,所述低压过压过流阻断芯片d2的out引脚作为所述低压过压过流阻断单元输出端;所述低压过压过流阻断芯片d2的/flt引脚与bite机内测试设备中的mcu数字量输入端口连接,所述低压过压过流阻断芯片d2的gnd引脚和/en引脚均接地。

11、进一步地:所述模拟电路包括若干模拟ic集成电路元件,每个模拟ic集成电路元件的vcc引脚与所述低压过压过流阻断芯片d2的out引脚连接,每个模拟ic集成电路元件的gnd引脚接模拟工作地,每个ic集成电路元件的vcc引脚与gnd引脚之间通过高频小电容连接。

12、进一步地:所述数字电路包括若干数字ic集成电路元件,每个数字ic集成电路元件的vcc引脚与所述低压过压过流阻断芯片d2的out引脚连接,每个数字ic集成电路元件的gnd引脚接数字工作地,每个ic集成电路元件的vcc引脚与gnd引脚之间通过高频小电容连接。

13、进一步地:所述电感l1采用表贴式铁氧体叠层片式磁珠,用于抑制和消除所述+3.3v或+5v电压供电的ic集成电路供电系统中的电磁干扰;所述电感l1的额定电流为ic供电单元最大工作电流值的5倍及以上;

14、所述电容c1选用具备低等效串联电阻和低等效串联电感的片式磁介大容值电容,用于实现低频滤波,所述电容c1的耐压标称值为工作电压的2倍及以上,其容值为10uf及以上。

15、进一步地:所述极性阻断芯片d1中的场效应管采用单极型功率p沟道mos场效应管,用于供电极性出错时强制阻断对ic集成电路的供电。

16、进一步地:所述低压过压过流阻断芯片d2用于对3v-7v电压范围内的电源开通控制;

17、所述tvs管v1用于对所述低压过压过流阻断芯片d2的输入前级进行瞬态电压抑制,所述tvs管v1的管钳位电压vc值不低于电路工作的最大电压。

18、进一步地:所述电容c2为所述低压过压过流阻断芯片d2的浪涌电压抑制器,所述电容c2采用低等效串联电阻和低等效串联电感的小体积片式钽电容或片式磁介电容,其电容耐压标称值为工作电压的2倍及以上。

19、进一步地:所述电阻r2和电阻r3用于设置所述低压过压过流阻断芯片d2的ovp引脚的过压关断阀值,所述过压关断阀值为负载端所有ic集成电路的供电允许极限值取最小值。

20、本专利技术的有益效果为:

21、1)采用串接磁珠实现抑制和消除特定频率范围的电磁干扰;

22、2)采用大电容与地并联实现低频滤波;

23、3)采用极性阻断芯片d1(mosfet)为核心实现供电极性反接时强制阻断对ic集成电路的供电,消除ic元件烧毁风险;

24、4)采用低压过压过流阻断芯片d2(mosfet)为核心实现供电异常低压、异常高压、上电瞬态高压、负载端过流等情况下,强制阻断供电,消除供电回路元件损坏风险;

25、5)采用高频小电容与地并联实现高频滤波;

26、6)进行合理的pcb布局以及+3.3v或+5v电源和地设计;

27、7)提供故障发生时的数字量输出信号,该信号可连接至bite机内测试设备的mcu数字量输入端口,通过实时监控+3.3v或+5v供电支路中的ic集成电路供电本文档来自技高网...

【技术保护点】

1.+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,包括极性阻断单元、低压过压过流阻断单元、模拟电路和数字电路;

2.根据权利要求1所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述极性阻断单元包括型号为IRF7416的极性阻断芯片D1,所述极性阻断芯片D1的1-3号引脚均作为所述极性阻断单元的输出端,所述极性阻断芯片D1的4号引脚与接地电阻R1连接,所述极性阻断芯片D1的5-8号引脚均分别与接地电容C1和电感L1的一端连接,所述电感L1的另一端作为所述极性阻断单元的输入端。

3.根据权利要求2所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述低压过压过流阻断单元包括型号为AAT4684ITP-T1的低压过压过流阻断芯片D2;

4.根据权利要求3所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述模拟电路包括若干模拟IC集成电路元件,每个模拟IC集成电路元件的VCC引脚与所述低压过压过流阻断芯片D2的OUT引脚连接,每个模拟IC集成电路元件的GND引脚接模拟工作地,每个IC集成电路元件的VCC引脚与GND引脚之间通过高频小电容连接。

5.根据权利要求3所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述数字电路包括若干数字IC集成电路元件,每个数字IC集成电路元件的VCC引脚与所述低压过压过流阻断芯片D2的OUT引脚连接,每个数字IC集成电路元件的GND引脚接数字工作地,每个IC集成电路元件的VCC引脚与GND引脚之间通过高频小电容连接。

6.根据权利要求2所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述电感L1采用表贴式铁氧体叠层片式磁珠,用于抑制和消除所述+3.3V或+5V电压供电的IC集成电路供电系统中的电磁干扰;所述电感L1的额定电流为IC供电单元最大工作电流值的5倍及以上;

7.根据权利要求2所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述极性阻断芯片D1中的场效应管采用单极型功率P沟道MOS场效应管,用于供电极性出错时强制阻断对IC集成电路的供电。

8.根据权利要求3所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述低压过压过流阻断芯片D2用于对3V-7V电压范围内的电源开通控制;

9.根据权利要求3所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述电容C2为所述低压过压过流阻断芯片D2的浪涌电压抑制器,所述电容C2采用低等效串联电阻和低等效串联电感的小体积片式钽电容或片式磁介电容,其电容耐压标称值为工作电压的2倍及以上。

10.根据权利要求3所述的+3.3V或+5V电压供电的IC集成电路供电系统,其特征在于,所述电阻R2和电阻R3用于设置所述低压过压过流阻断芯片D2的OVP引脚的过压关断阀值,所述过压关断阀值为负载端所有IC集成电路的供电允许极限值取最小值。

...

【技术特征摘要】

1.+3.3v或+5v电压供电的ic集成电路供电系统,其特征在于,包括极性阻断单元、低压过压过流阻断单元、模拟电路和数字电路;

2.根据权利要求1所述的+3.3v或+5v电压供电的ic集成电路供电系统,其特征在于,所述极性阻断单元包括型号为irf7416的极性阻断芯片d1,所述极性阻断芯片d1的1-3号引脚均作为所述极性阻断单元的输出端,所述极性阻断芯片d1的4号引脚与接地电阻r1连接,所述极性阻断芯片d1的5-8号引脚均分别与接地电容c1和电感l1的一端连接,所述电感l1的另一端作为所述极性阻断单元的输入端。

3.根据权利要求2所述的+3.3v或+5v电压供电的ic集成电路供电系统,其特征在于,所述低压过压过流阻断单元包括型号为aat4684itp-t1的低压过压过流阻断芯片d2;

4.根据权利要求3所述的+3.3v或+5v电压供电的ic集成电路供电系统,其特征在于,所述模拟电路包括若干模拟ic集成电路元件,每个模拟ic集成电路元件的vcc引脚与所述低压过压过流阻断芯片d2的out引脚连接,每个模拟ic集成电路元件的gnd引脚接模拟工作地,每个ic集成电路元件的vcc引脚与gnd引脚之间通过高频小电容连接。

5.根据权利要求3所述的+3.3v或+5v电压供电的ic集成电路供电系统,其特征在于,所述数字电路包括若干数字ic集成电路元件,每个数字ic集成电路元件的vcc引脚与所述低压过压过流阻断芯片d2的out引脚连接,每个数字ic集成电路...

【专利技术属性】
技术研发人员:李梓睿李成鑫黄小益王祥
申请(专利权)人:四川大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1