System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素驱动电路及显示面板制造技术_技高网

像素驱动电路及显示面板制造技术

技术编号:40013910 阅读:5 留言:0更新日期:2024-01-16 15:42
本公开提供了一种像素驱动电路及显示面板,属于显示技术领域。该像素驱动电路包括用于产生驱动电流的驱动晶体管,所述驱动晶体管的沟道区的材料为金属氧化物半导体材料,所述驱动晶体管仅具有顶栅和底栅中的一者。该像素驱动电路及显示面板能够将像素驱动电路中驱动晶体管的上下双栅结构改为仅有顶栅或底栅中的一者,降低了驱动晶体管的电子迁移率,从而增加了驱动晶体管的亚阈值摆幅,能够提升显示面板的低灰阶画质。

【技术实现步骤摘要】

本公开涉及显示,尤其涉及一种像素驱动电路及显示面板


技术介绍

1、amoled(主动驱动有机电致发光二极管),尤其是柔性amoled,目前已成为智能手机和智能手表的首选屏幕材质。随着oled显示器件制造技术的逐渐成熟和良率不断提高,oled成本不断下降,使得oled可以开始被应用于更多领域,例如中大尺寸it领域。然而中大尺寸下,ltps(低温多晶硅)良率下降导致成本仍然偏高,于是业界逐渐研究纯oxide tft(金属氧化物薄膜晶体管)背板作为中大尺寸的oled驱动背板。

2、所述
技术介绍
部分公开的上述信息仅用于加强对本公开的背景的理解,因此它可以包括不构成对本领域普通技术人员已知的现有技术的信息。


技术实现思路

1、本公开的目的在于提供一种像素驱动电路及显示面板,以提升oled低灰阶画质。

2、为实现上述专利技术目的,本公开采用如下技术方案:

3、根据本公开的第一个方面,提供一种像素驱动电路,设于显示面板以驱动发光元件,所述像素驱动电路包括用于产生驱动电流的驱动晶体管,所述驱动晶体管的沟道区的材料为金属氧化物半导体材料,所述驱动晶体管仅具有顶栅和底栅中的一者。

4、在本公开的一种示例性实施例中,所述显示面板具有依次层叠设置的衬底基板、遮光金属层、无机缓冲层、第一栅极层、第一栅极绝缘层和半导体层;

5、所述驱动晶体管的有源层位于所述半导体层;所述驱动晶体管具有位于所述第一栅极层的底栅;

6、所述像素驱动电路还包括存储电容,所述存储电容的第一电极板位于所述显示面板的遮光金属层,所述存储电容的第二电极板为驱动晶体管的底栅。

7、在本公开的一种示例性实施例中,所述像素驱动电路还包括至少一个开关晶体管,所述开关晶体管的沟道区的材料为金属氧化物半导体材料。

8、在本公开的一种示例性实施例中,所述开关晶体管具有顶栅和底栅。

9、在本公开的一种示例性实施例中,所述显示面板具有依次层叠设置的衬底基板、遮光金属层、无机缓冲层、第一栅极层、第一栅极绝缘层、半导体层、第二栅极绝缘层、第二栅极层、平坦化层和源漏金属层;

10、所述驱动晶体管包括位于所述第一栅极层的底栅和位于所述半导体层的有源层;所述驱动晶体管的有源层包括沟道区和分别位于所述沟道区两侧的第一导电区、第二导电区;各个所述开关晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述开关晶体管的有源层包括沟道区和分别位于所述沟道区两侧的第一导电区、第二导电区。

11、在本公开的一种示例性实施例中,所述开关晶体管包括第一发光控制晶体管;

12、所述第一发光控制晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;

13、所述第一发光控制晶体管的顶栅和底栅均用于加载第一发光控制信号;

14、所述第一发光控制晶体管的第一导电区用于加载第一驱动电源电压;

15、所述第一发光控制晶体管的第二导电区通过导电结构与所述驱动晶体管的第一导电区电连接。

16、在本公开的一种示例性实施例中,所述开关晶体管包括用于加载数据电压的数据写入晶体管和用于对所述驱动晶体管的底栅进行复位的栅极复位晶体管;

17、所述数据写入晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述数据写入晶体管的顶栅和底栅均用于加载第一扫描信号;所述数据写入晶体管的第一导电区用于加载数据电压;

18、所述栅极复位晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述栅极复位晶体管的底栅和顶栅均用于加载第二扫描信号;所述栅极复位晶体管的第一导电区用于加载第一初始化电压;

19、所述数据写入晶体管的第二导电区、所述栅极复位晶体管的第二导电区、所述驱动晶体管的底栅通过导电结构相互电连接;

20、所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层。

21、在本公开的一种示例性实施例中,所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层;

22、所述开关晶体管包括用于对像素电极进行复位的电极复位晶体管;所述电极复位晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述电极复位晶体管的顶栅和底栅均用于加载第三扫描信号;所述电极复位晶体管的第一导电区用于加载第二初始化电压;

23、所述电极复位晶体管的第二导电区、所述存储电容的第二电极板、所述驱动晶体管的第二导电区、所述像素电极之间通过导电结构电连接。

24、在本公开的一种示例性实施例中,所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层;

25、所述开关晶体管包括阈值补偿晶体管和用于对所述驱动晶体管的底栅进行复位的栅极复位晶体管;

26、所述阈值补偿晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述阈值补偿晶体管的顶栅和底栅均用于加载第一扫描信号;所述阈值补偿晶体管的第二导电区与所述驱动晶体管的第一导电区电连接;

27、所述栅极复位晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述栅极复位晶体管的底栅和顶栅均用于加载第一复位控制信号;所述栅极复位晶体管的第一导电区用于加载第一初始化电压;

28、所述驱动晶体管的底栅、所述阈值补偿晶体管的第一导电区、所述栅极复位晶体管的第二导电区通过导电结构相互电连接。

29、在本公开的一种示例性实施例中,所述开关晶体管包括阈值补偿晶体管和第一发光控制晶体管;

30、所述阈值补偿晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述阈值补偿晶体管的顶栅和底栅均用于加载第一扫描信号;所述阈值补偿晶体管的第一导电区与所述驱动晶体管的底栅电连接;

31、所述第一发光控制晶体管包括位于所述第一栅极层的底栅、位于所述半导体层的有源层和位于所述第二栅极层的顶栅;所述第一发光控制晶体管的底栅和顶栅均用于加载第一发光控制信号;所述第一发光控制晶体管的第一导电区用于加载第一驱动电源电压;

32、所述驱动晶体管的第一导电区、所述第一发光控制晶体管的第二导电区、所述阈值补偿晶体管的第二导电区通过导电结构相互电连接。

33、在本公开的一种示例性实施例中,所述开关晶体管包括数据写入晶体管和第二发光控制晶体管;

34、所述数据写入晶体管包括位于所述第一栅极层本文档来自技高网...

【技术保护点】

1.一种像素驱动电路,设于显示面板以驱动发光元件,其特征在于,所述像素驱动电路包括用于产生驱动电流的驱动晶体管,所述驱动晶体管的沟道区的材料为金属氧化物半导体材料,所述驱动晶体管仅具有顶栅和底栅中的一者。

2.根据权利要求1所述的像素驱动电路,其特征在于,所述显示面板具有依次层叠设置的衬底基板、遮光金属层、无机缓冲层、第一栅极层、第一栅极绝缘层和半导体层;

3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括至少一个开关晶体管,所述开关晶体管的沟道区的材料为金属氧化物半导体材料。

4.根据权利要求3所述的像素驱动电路,其特征在于,所述开关晶体管具有顶栅和底栅。

5.根据权利要求4所述的像素驱动电路,其特征在于,所述显示面板具有依次层叠设置的衬底基板、遮光金属层、无机缓冲层、第一栅极层、第一栅极绝缘层、半导体层、第二栅极绝缘层、第二栅极层、平坦化层和源漏金属层;

6.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管包括第一发光控制晶体管;

7.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管包括用于加载数据电压的数据写入晶体管和用于对所述驱动晶体管的底栅进行复位的栅极复位晶体管;

8.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层;

9.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层;

10.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管包括阈值补偿晶体管和第一发光控制晶体管;

11.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管包括数据写入晶体管和第二发光控制晶体管;

12.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层;

13.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路包括存储电容;所述存储电容包括位于所述第一栅极层的第一电极板和位于所述遮光金属层的第二电极板;

14.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路包括辅助电容和存储电容;所述辅助电容包括位于所述第一栅极层的第一电极板和位于所述遮光金属层的第二电极板;所述存储电容包括位于所述第一栅极层的第一电极板和位于所述遮光金属层的第二电极板;

15.根据权利要求6~14任一项所述的像素驱动电路,其特征在于,所述导电结构位于所述遮光金属层、所述第一栅极层、所述第二栅极层、所述半导体层、所述源漏金属层中的一者或多者。

16.一种显示面板,其特征在于,包括权利要求1~15任意一项所述的像素驱动电路。

...

【技术特征摘要】

1.一种像素驱动电路,设于显示面板以驱动发光元件,其特征在于,所述像素驱动电路包括用于产生驱动电流的驱动晶体管,所述驱动晶体管的沟道区的材料为金属氧化物半导体材料,所述驱动晶体管仅具有顶栅和底栅中的一者。

2.根据权利要求1所述的像素驱动电路,其特征在于,所述显示面板具有依次层叠设置的衬底基板、遮光金属层、无机缓冲层、第一栅极层、第一栅极绝缘层和半导体层;

3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括至少一个开关晶体管,所述开关晶体管的沟道区的材料为金属氧化物半导体材料。

4.根据权利要求3所述的像素驱动电路,其特征在于,所述开关晶体管具有顶栅和底栅。

5.根据权利要求4所述的像素驱动电路,其特征在于,所述显示面板具有依次层叠设置的衬底基板、遮光金属层、无机缓冲层、第一栅极层、第一栅极绝缘层、半导体层、第二栅极绝缘层、第二栅极层、平坦化层和源漏金属层;

6.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管包括第一发光控制晶体管;

7.根据权利要求5所述的像素驱动电路,其特征在于,所述开关晶体管包括用于加载数据电压的数据写入晶体管和用于对所述驱动晶体管的底栅进行复位的栅极复位晶体管;

8.根据权利要求5所述的像素驱动电路,其特征在于,所述像素驱动电路还包括存储电容,所述存储电容的第一电极板复用为所述驱动晶体管的底栅,且所述存储电容的第二电极板位于所述遮光金属层;

9.根据权利...

【专利技术属性】
技术研发人员:贵炳强李泽亮高涛
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1