锁相回路电路以及时钟产生方法技术

技术编号:39593184 阅读:11 留言:0更新日期:2023-12-03 19:48
本发明专利技术公开一种锁相回路电路以及时钟产生方法。该锁相回路电路包含一锁相回路核心电路、至少一查找表以及一控制电路。该锁相回路核心电路在一开回路校正阶段与一闭回路校正阶段之下产生一输出时钟。该控制电路将得自该至少一查找表的多个锁相回路参数载入至该锁相回路核心电路;在该锁相回路核心电路的该开回路校正阶段之下,针对该多个锁相回路参数中的一第一部分执行开回路校正;以及在该锁相回路核心电路的该闭回路校正阶段之下,针对该多个锁相回路参数中的一第二部分执行闭回路校正。正。正。

【技术实现步骤摘要】
锁相回路电路以及时钟产生方法


[0001]本专利技术涉及时钟产生技术,尤其涉及一种使用混合式(hybrid)回路校正机制以及适应性更新(adaptively updated)的查找表的锁相回路电路与相关的时钟产生方法。

技术介绍

[0002]锁相回路电路被广泛地使用于各式各样的应用,举例来说,锁相回路电路可被蓝牙(Bluetooth,BT)应用所采用。对于任何想要提供稳定可靠通信的无线技术来说,干扰是多个重大挑战之一,因为不同的无线技术(像是蓝牙与Wi

Fi无线网络)可共用相同的传输媒介,若正在传送的分组与正在传送的另一分组在同一时间以及同一频道中发生碰撞,则该正在传送的分组有可能毁损或遗失。蓝牙技术所采用的克服干扰并找到空闲(clear)传输路径来避免分组碰撞的技巧之一是跳频(frequency

hopping)。根据跳频,蓝牙系统会将一个频带(frequency band)划分为多个较小的频道(channel)(例如40个频道),并且在传输分组时快速地在这些频道之间进行跳跃,举例来说,每次跳频会需要625微秒(us)的时间,其中,包含锁相回路的稳定时间(settling time)与数字操作时间。基于电感

电容共振腔(LC tank)的锁相回路电路经常被蓝牙应用所采用,且压控振荡器本身调整范围较小,故需要电容组(capacitor bank)校正来涵盖所要的目标频率,然而,锁相回路校正可能会占了锁相回路的稳定时间中大约50%的时间,再者,低相位噪声(phase noise)的要求会需要小带宽的锁相回路,这会使得锁相回路的稳定时间变得更长。
[0003]因此,需要一种可以维持低相位噪声的同时达到低稳定时间的锁相回路设计。

技术实现思路

[0004]因此,本专利技术的目的之一在于提出一种使用混合式回路校正机制以及适应性更新的查找表的锁相回路电路与相关的时钟产生方法。
[0005]在本专利技术的一个实施例中,公开一种锁相回路电路。该锁相回路电路包含一锁相回路核心电路、至少一查找表以及一控制电路。该锁相回路核心电路用以在一开回路校正阶段以及一闭回路校正阶段之下产生一输出时钟。该控制电路用以将得自该至少一查找表的多个锁相回路参数载入至该锁相回路核心电路,在该锁相回路核心电路的该开回路校正阶段之下针对该多个锁相回路参数的一第一部分执行开回路校正,以及在该锁相回路核心电路的该闭回路校正阶段之下针对该多个锁相回路参数的一第二部分执行闭回路校正。
[0006]在本专利技术的另一个实施例中,公开一种时钟产生方法。该时钟产生方法包含:自至少一查找表得到多个锁相回路参数;将该多个锁相回路参数载入至一锁相回路核心电路,其中该锁相回路核心电路在一开回路校正阶段以及一闭回路校正阶段之下产生一输出时钟;在该锁相回路核心电路的该开回路校正阶段之下,针对该多个锁相回路参数的一第一部分执行开回路校正;以及在该锁相回路核心电路的该闭回路校正阶段之下,针对该多个锁相回路参数的一第二部分执行闭回路校正。
[0007]本专利技术所揭示的混合式回路校正机制可适应性地校正并更新多个查找表中所记
录的多个锁相回路参数,以补偿工艺与温度变异。藉由将至少一查找表中所记录的校正后的多个锁相回路参数载入至锁相回路核心电路,可大幅度缩短锁相回路的稳定时间。
附图说明
[0008]图1为本专利技术一实施例的锁相回路电路的示意图。
[0009]图2为本专利技术一实施例的锁相回路电路中的充电泵的示意图。
[0010]图3为本专利技术一实施例的图2所示的第一电压V1、第二电压V2、灌入电流Iup以及汲取电流Idn的时序图。
[0011]图4为本专利技术一实施例的时钟产生方法的流程图。
[0012]【符号说明】
[0013]100:锁相回路电路
[0014]102:锁相回路核心电路
[0015]104:控制电路
[0016]106_1,106_N:查找表
[0017]112:相位频率检测器
[0018]113:具有电流数字至模拟转换器的充电泵
[0019]114:数字至模拟转换器
[0020]115,210:低通滤波器
[0021]116:切换电路
[0022]117:压控振荡器
[0023]118:分频器
[0024]119:电容组
[0025]122:运算逻辑电路
[0026]124:温度传感器
[0027]126:频率计数器
[0028]128:模拟至数字转换器
[0029]200:充电泵
[0030]202:偏压电路
[0031]204:电流源电路
[0032]206:电流槽电路
[0033]208:电流数字至模拟转换器
[0034]Fout:输出频率
[0035]Ffb:反馈频率
[0036]Fref:参考频率
[0037]Temp:温度值
[0038]UP,DN:控制信号
[0039]S1:第一控制信号
[0040]S2:第二控制信号
[0041]Vtune:控制输入
[0042]RC_CAL:电阻电容值设定
[0043]ICP:电流值设定
[0044]VTUNE_SEL:振荡器控制输入设定
[0045]KBANK_SEL:组选择设定
[0046]Iup:灌入电流
[0047]Idn:汲取电流
[0048]I
init
:初始电流值
[0049]I
final
:最终电流值
[0050]Iref:参考电流
[0051]MN1,MN2:N型金属氧化物半导体晶体管
[0052]MP1:P型金属氧化物半导体晶体管
[0053]V1:第一电压
[0054]V2:第二电压
[0055]R:电阻
[0056]C:电容
[0057]VB1:第一偏压
[0058]VB2:第二偏压
[0059]N_OUT:输出端
具体实施方式
[0060]在说明书及权利要求书当中使用了某些词汇来指称特定的元件。本领域技术人员应可理解,硬件制造商可能会用不同的名词来称呼同一个元件,本说明书及权利要求书并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区分的准则。在通篇说明书及权利要求书当中所提及的“包含”及“包括”为一开放式的用语,故应解释成“包含但不限定于”。此外,“耦接”或“耦合”一词在此包含任何直接及间接的电性连接手段,因此,若文中描述一第一装置耦接至一第二装置,则代表该第一装置可直接电性连接于该第二装置,或者通过其它装置和连接手段间接地电性连接至该第二装置。
[0061]图1为本专利技术一实施例的锁相回路电路的示意图。举例来说(但本专利技术并不以此为限),锁相回路电路10本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种锁相回路电路,包含:锁相回路核心电路,用以在开回路校正阶段以及闭回路校正阶段之下产生输出时钟;至少一查找表;以及控制电路,用以将得自该至少一查找表的多个锁相回路参数载入至该锁相回路核心电路,在该锁相回路核心电路的该开回路校正阶段之下针对该多个锁相回路参数的第一部分执行开回路校正,以及在该锁相回路核心电路的该闭回路校正阶段之下针对该多个锁相回路参数的第二部分执行闭回路校正。2.如权利要求1所述的锁相回路电路,其中该锁相回路电路包含:多个查找表,分别由多个不同的温度值所索引;该控制电路包含:温度传感器;以及运算逻辑电路,用以因应该温度传感器所检测到的温度值,自该多个查找表中选取该至少一查找表。3.如权利要求2所述的锁相回路电路,其中该至少一查找表包含由第一温度值所索引的第一查找表,以及该温度传感器所检测到的该温度值等于该第一温度值。4.如权利要求3所述的锁相回路电路,其中在该锁相回路核心电路在该闭回路校正阶段之下稳定之后,该运算逻辑电路另用以更新该第一查找表中所记录的该多个锁相回路参数。5.如权利要求3所述的锁相回路电路,其中在该锁相回路核心电路在该闭回路校正阶段之下稳定之后,该运算逻辑电路另用以通过内插或外插来更新第二查找表中所记录的多个锁相回路参数,其中该第二查找表是由第二温度值所索引。6.如权利要求2所述的锁相回路电路,其中该温度传感器所检测到的该温度值不同于该多个不同的温度值中的任一个温度值,该至少一查找表包含由第一温度值所索引的第一查找表以及由第二温度值所索引的第二查找表,以及该多个锁相回路参数是通过内插或外插而自该第一查找表与该第二查找表得到。7.如权利要求6所述的锁相回路电路,其中在该锁相回路核心电路在该闭回路校正阶段之下稳定之后,该运算逻辑电路另用以通过内插或外插来更新该第一查找表与该第二查找表中至少一查找表所记录的多个锁相回路参数。8.如权利要求1所述的锁相回路电路,其中该锁相回路核心电路包含:低通滤波器,用以因应充电泵的输出来提供第一控制信号;数字至模拟转换器,用以因应该多个锁相回路参数中的振荡器控制输入设定来提供第二控制信号;可控制振荡器;以及切换电路,用以在该锁相回路核心电路的该开回路校正阶段之下选取该第二控制信号来作为该可控制振荡器的控制输入,以及在该锁相回路核心电路的该闭回路校正阶段之下选取该第一控制信号来作为该可控制振荡器的该控制输入。9.如权利要求8所述的锁相回路电路,其中该多个锁相回路参数的该第二部分包含该振荡器控制输入设定。10.如权利要求1所述的锁相回路电路,其中该锁相回路核心电路包含可控制振荡器,
该可控制振荡器包含电容组,以及该多个锁相回路参数的该第一部分包含该电容组的一组选择设定。11.一种时钟产生方法...

【专利技术属性】
技术研发人员:林珩之林书佑
申请(专利权)人:达发科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1