100BASE-TX收发器以及100BASE-TX收发方法技术

技术编号:39638789 阅读:10 留言:0更新日期:2023-12-09 11:00
本发明专利技术公开一种100BASE

【技术实现步骤摘要】
100BASE

TX收发器以及100BASE

TX收发方法


[0001]本专利技术涉及100BASE

TX网络连线,尤其涉及一种具有与接收时钟同步的传送时钟以实现噪声抑制(例如近端串音干扰消除(near

end crosstalk cancellation))的100BASE

TX收发器(transceiver)与相关方法。

技术介绍

[0002]100BASE

TX是通过双绞线的高速以太网络(Fast Ethernet over twisted pair cable)的技术名称,其是在1995年发表而作为电机电子工程师学会(Institute of Electrical and Electronics Engineers,IEEE)所制订的802.3u标准(以下简称为IEEE 802.3u

1995标准),明确来说,100BASE

TX是针对局域网络(local area network,LAN)的高速以太网络标准,其中“100”代表最大传送速率为100百万比特/秒(Mbps),“BASE”代表基带信号传递,“T”代表如双绞线般的互相缠绕,以及“TX”代表此应用是采用5类电缆(CAT 5),其中两对铜线会被使用以支持100百万比特/秒的传送速率。在介质相依接口(Medium Dependent Interface,MDI)信号自100BASE
r/>TX传送器输出并经由长度超过100米的网络线来传送的案例中,一般会需要在两个网络装置之间安装一个中继器(repeater)以延伸传送距离,然而这会增加安装成本以及安装难度。
[0003]此外,IEEE 802.3u

1995标准并没有针对100BASE

TX传送器所使用的传送(transmit,TX)时钟与100BASE

TX接收器所使用的接收(receive,RX)时钟制订一套时钟同步机制(例如主从(master

slave)时钟架构),既然传送时钟与接收时钟不具有相同频率,由传送器造成的近端串音干扰无法被消除。关于长距离传输,近端串音干扰将会使得连线的讯杂比(signal

to

noise ratio)恶化并且成为延伸传送距离的重大瓶颈。
[0004]因此,需要一种创新的100BASE

TX收发器设计,其可以消除或减轻近端串音干扰,故可在无需任何中继器之下延伸传送距离。

技术实现思路

[0005]本专利技术的目的之一在于提供一种具有与接收时钟同步的传送时钟以实现噪声抑制的100BASE

TX收发器与相关方法。
[0006]在本专利技术的一个实施例中,公开一种100BASE

TX收发器。该100BASE

TX收发器包含一接收电路、一传送电路以及一噪声抑制电路。该接收电路用以依据一接收时钟来接收一输入数据,以产生一接收数据。该传送电路用以依据一传送时钟来传送一传送数据,以产生一输出数据,其中该传送时钟会强制跟该接收时钟同步。该噪声抑制电路用以依据该传送数据来施加噪声抑制给该接收数据,以产生一噪声抑制处理过的接收数据。
[0007]在本专利技术的一个实施例中,公开一种100BASE

TX收发方法。该100BASE

TX收发方法包含:依据一接收时钟来接收一输入数据,以产生一接收数据;依据一传送时钟来传送一传送数据,以产生一输出数据,其中该传送时钟会强制跟该接收时钟同步;以及依据该传送数据来施加噪声抑制给该接收数据,以产生一噪声抑制处理过的接收数据。
[0008]本专利技术所提出的100BASE

TX收发器藉由强制传送时钟同步于接收时钟,进而使得接收电路中的数字前级电路可以支持噪声抑制功能(例如近端串音干扰消除功能)。
附图说明
[0009]图1为本专利技术一实施例的100BASE

TX收发器的示意图。
[0010]图2为本专利技术一实施例的100BASE

TX收发器的实作的示意图。
[0011]图3为本专利技术一实施例的100BASE

TX收发方法的流程图。
[0012]【符号说明】
[0013]100,200:100BASE

TX收发器
[0014]102:100BASE

TX传送器
[0015]104:100BASE

TX接收器
[0016]112:4b/5b编码器电路
[0017]114:串化器电路
[0018]116,124:数字前级电路
[0019]118:传送数字模拟转换器及驱动器电路
[0020]122:接收前级及模拟数字转换器电路
[0021]126:解串化器电路
[0022]128:4b/5b解码器电路
[0023]202:传送电路
[0024]204:接收电路
[0025]206:噪声抑制电路
[0026]208:时钟产生器电路
[0027]210:时钟与数据恢复电路
[0028]212:近端串音干扰消除电路
[0029]214:接收前级电路
[0030]216:模拟数字转换器电路
[0031]218:数字模拟转换器电路
[0032]220:传送驱动器电路
[0033]D_TX:传送数据
[0034]D_OUT:输出数据
[0035]D_IN:输入数据
[0036]D_RX:接收数据
[0037]D_RX

:噪声抑制处理过的接收数据
[0038]CLK_C:共同时钟
[0039]CLK_TX:传送时钟
[0040]CLK_RX:接收时钟
[0041]302,304,306,308:步骤
具体实施方式
[0042]在说明书及权利要求书当中使用了某些词汇来指称特定的元件。本领域技术人员应可理解,硬件制造商可能会用不同的名词来称呼同一个元件,本说明书及权利要求书并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区分的准则。在通篇说明书及权利要求书当中所提及的“包含”及“包括”为一开放式的用语,故应解释成“包含但不限定于”。此外,“耦接”或“耦合”一词在此包含任何直接及间接的电性连接手段,因此,若文中描述一第一装置耦接至一第二装置,则代表该第一装置可直接电性连接于该第二装置,或者通过其它装置和连接手段间接地电性连接至该第二装置。
[0043]图1为本专利技术一实施例的100BASE

本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种100BASE

TX收发器,包含:接收电路,用以依据接收时钟来接收输入数据,以产生接收数据;传送电路,用以依据传送时钟来传送传送数据,以产生输出数据,其中该传送时钟会强制跟该接收时钟同步;以及噪声抑制电路,用以依据该传送数据来施加噪声抑制给该接收数据,以产生噪声抑制处理过的接收数据。2.如权利要求1所述的100BASE

TX收发器,其中该噪声抑制电路为近端串音干扰消除电路,以及该噪声抑制为近端串音干扰消除。3.如权利要求1所述的100BASE

TX收发器,还包含:时钟产生器电路,用以产生共同时钟,其中该接收时钟与该传送时钟皆由同一该共同时钟来设定。4.如权利要求3所述的100BASE

TX收发器,其中该时钟产生器电路为时钟与数据恢复电路,用以依据该接收数据来产生接收恢复时钟,并输出该接收恢复时钟以作为该共同时钟。5.如权利要求4所述的100BASE

TX收发器,其中该噪声抑制电路用以依据该传送数据与该接收恢复时钟来施加该噪声抑制给该接收数据。6.如权利要求1所述的100BASE

TX收发器,其中该接收电路包含:接收前级电路,用以接收该输入数据;以及模拟数字转换器电路,用以依据该接收时钟来将该输入数据转换为该接收数据。7.如权利要求1所述的100BASE

TX收发器,其中该传送电路包含:数字模拟转换器电路,用以依据该传送时钟来将该传送数据转换为该...

【专利技术属性】
技术研发人员:徐嘉星黄俊嘉
申请(专利权)人:达发科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1