通用序列总线连接器及其接点阵列制造技术

技术编号:3896334 阅读:128 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种通用序列总线连接器及其接点阵列,该接点阵列包含第一信号差动对、第二信号差动对与第三信号差动对,第一信号差动对与第三信号差动对位于第二信号差动对两侧,并与第二信号差动对之间被至少一电源接点或接地接点给隔离。

【技术实现步骤摘要】

本专利技术是有关于一种电子装置的连接器,且特别是有关于一种通用序列总线 (Universal Serial Bus)连接器。
技术介绍
通用序列总线是目前计算机装置彼此连接的热门接口之一,其规格从USB1. 0/1. 1升级到USB 2.0,接着再升级到即将问世的USB 3.0。传输接口的升级会增加总线内接点的 传输速度、频率,但USB 3. 0的连接器还必须向下兼容USB 2. 0与USB 1. 0/1. 1的连接器。 如何使USB 3. 0的连接器克服高速、高率传输时所可能产生的串音等效应是联接器厂商所 必须克服的问题之一。
技术实现思路
因此本专利技术的目的就是在提供一种通用序列总线连接器。根据本专利技术的上述目的,提出一种通用序列总线连接器的接点阵列,其包含第一 信号差动对、第二信号差动对与第三信号差动对。第一信号差动对与第三信号差动对位于 第二信号差动对两侧,并与第二信号差动对之间被至少一电源接点或接地接点给隔离。根据本专利技术的上述目的,提出一种通用序列总线连接器的接点阵列,其包含多个 接点。每一接点具有中间段、第一终端段以及第二终端段,中间段连接于第一终端段与第二 终端段之间,中间段经第一弯折后连接第一终端,中间段经第二弯折后连接第二终端段。该 些接点包含第一信号差动对、第二信号差动对与第三信号差动对。第一信号差动对与第三 信号差动对位于第二信号差动对两侧,并与第二信号差动对之间被至少一电源接点或接地 接点给隔离。根据本专利技术的上述目的,提出一种通用序列总线连接器,其包含一金属壳体、一绝 缘座体以及多个接点。绝缘座体位于金属壳体内且具有多个彼此分离的凹槽。多个接点分 别容纳于该些凹槽内,该些接点包含第一信号差动对、第二信号差动对与第三信号差动对。 第一信号差动对与第三信号差动对位于第二信号差动对两侧,并与第二信号差动对之间被 至少一电源接点或接地接点给隔离。根据本专利技术的上述目的,提出一种通用序列总线连接器的接点阵列,其包含第一 信号差动对、第二信号差动对与第三信号差动对,该些信号差动对与一印刷电路板连接的 终端段排列方式如下第一信号差动对与第三信号差动对位于第二信号差动对两侧,并与 第二信号差动对之间被至少一电源接点或接地接点给隔离。依照本专利技术一较佳实施例,第一信号差动对与第三信号差动对为USB 3. 0的信号 差动对,第二信号差动对为USB 2.0的信号差动对。依照本专利技术另一较佳实施例,USB 2. 0的信号差动对之间具有一 USB 3. 0接地接点ο依照本专利技术另一较佳实施例,电源接点为一 USB 2.0电源接点,接地接点一 USB2. O接地接点。依照本专利技术另一较佳实施例,第一信号差动对包含第一信号接点以及第二信号接 点,第二信号接点较第一信号接点接近第二信号差动对,第三信号差动对包含第三信号接 点以及第四信号接点,第三信号接点较第四信号接点接近第二信号差动对。依照本专利技术另一较佳实施例,第一终端段用以连接一对应的通用序列总线连接 器,第二终端段用以连接至一印刷电路板。依照本专利技术另一较佳实施例,第二信号接点的第一终端段经弯折后的末端较第二 信号接点的中间段靠近第二信号差动对,第三信号接点的第一终端段经弯折后的末端较第 三信号接点的中间段靠近第二信号差动对。 依照本专利技术另一较佳实施例,USB 2. 0电源接点的第一终端段经弯折后的末端较 USB 2.0电源接点的中间段远离第二信号差动对,USB 2.0接地接点的第一终端段经弯折 后的末端较USB 2. 0接地接点的中间段远离第二信号差动对。依照本专利技术另一较佳实施例,当从接点阵列的第一终端段往第二终端段的视角看 时,第一与第二信号接点两者的第一终端段的末端位于USB 2. 0接地接点的第一终端的末 端的两侧,第三与第四信号接点两者的第一终端段的末端位于USB 2.0电源接点的第一终 端的末端的两侧。依照本专利技术另一较佳实施例,第一弯折大约为90度,第二弯折大约为90度。依照本专利技术另一较佳实施例,上述接点的第二终端具有表面粘着式接脚或通孔式 接脚。依照本专利技术另一较佳实施例,上述接点的第二终端具有表面粘着式接脚以及通孔 式接脚。依照本专利技术另一较佳实施例,上述的表面粘着式接脚与通孔式接脚交互穿插排 列。由上述可知,应用本专利技术的USB连接器的插头或插座接点阵列的排列设计,能够 增进信号差动对传送效率,减少接点阵列之间的串音干扰,此设计对USB 3.0的高速、高频 传输或接点阵列与印刷电路板连接部分尤为重要。附图说明为让本专利技术的上述和其它目的、特征、优点与实施例能更明显易懂,所附附图的说 明如下图1是绘示依照本专利技术一较佳实施例的一种USB连接器插头;图2是绘示图1的USB连接器插头的前端视图;图3是绘示图1的USB连接器插头移除壳体后的状态;图4是绘示图3的连接器插头的上视图;图5是绘示图4的连接器插头与印刷电路板之间的点距转换图;图6是绘示依照本专利技术一较佳实施例的一种USB连接器插头的接点阵列;图7是绘示图6的接点阵列的侧视图;图8是绘示依照本专利技术另一较佳实施例的一种USB连接器插头的接点阵列;图9是绘示图8的接点阵列的侧视图10是绘示依照本专利技术又一较佳实施例的一种USB连接器插头的接点阵列;图11是绘示图10的接点阵列的侧视图;图12是绘示依照本专利技术再一较佳实施例的一种USB连接器插头的接点阵列;图13是绘示图12的接点阵列的侧视图;图14是绘示依照本专利技术一较佳实施例的一种USB连接器插座的接点阵列;图15是绘示图14的接点阵列的上视图以及与印刷电路板之间的点距转换图;图16是绘示图14的接点阵列的前视图;以及图17是绘示图14的接点阵列的侧视图。 主要组件符号说明100 =USB插头124a 表面粘着式接脚102:绝缘座体124b:通孔式接脚102a:凹槽130:印刷电路板104 金属壳体200 接点阵列106 =USB 3. 0 接点阵列 206 =USB 3. 0 接点阵列106a 106e :USB 3. 0 接点 206a 206e :USB 3. 0 接点108 =USB 2. 0 接点阵列 208 =USB 2. 0 接点阵列108a 108d :USB 2. 0 接点 208a 208d :USB 2. 0 接点120a 前终端段220a 前终端段120b:中间段220b:中间段120c 后终端段220c 后终端段122a:弯折222a 弯折122b 弯折222b 弯折230:印刷电路板具体实施例方式如上所述,本专利技术提供一种改良的通用序列总线(Universal Serial Bus,USB)连 接器,借其接点阵列的改良设计有效减低高速传输时串音(cross talk)造成的干扰。以下 将通过实施例来说明连接器的细节。请参照图1,其绘示依照本专利技术一较佳实施例的一种USB连接器插头。图2是绘 示图1的USB连接器插头的前端视图。此USB连接器插头100包含金属外壳104、绝缘座 体102以及接点阵列等部分。金属外壳104包覆于绝缘座体102与接点阵列外。当金属外 壳104接地时,具有噪声的屏蔽作用。此USB连接器插头100的接点阵列分为USB 3. 0接 点阵列与USB 2.0接点阵列,因而能与USB 2.0的插座兼容。具体来说,当本文档来自技高网...

【技术保护点】
一种通用序列总线连接器的接点阵列,其特征在于,包含第一信号差动对、第二信号差动对与第三信号差动对,该第一信号差动对与该第三信号差动对位于该第二信号差动对两侧,并与该第二信号差动对之间被至少一电源接点或接地接点给隔离。

【技术特征摘要】

【专利技术属性】
技术研发人员:邱文达颜铭辉林晔熙萧朝阳涂志明杨成发陈炳志
申请(专利权)人:诠欣股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利