【技术实现步骤摘要】
本专利技术是有关于一种电子装置的连接器,且特别是有关于一种通用序列总线 (Universal Serial Bus)连接器。
技术介绍
通用序列总线是目前计算机装置彼此连接的热门接口之一,其规格从USB1. 0/1. 1升级到USB 2.0,接着再升级到即将问世的USB 3.0。传输接口的升级会增加总线内接点的 传输速度、频率,但USB 3. 0的连接器还必须向下兼容USB 2. 0与USB 1. 0/1. 1的连接器。 如何使USB 3. 0的连接器克服高速、高率传输时所可能产生的串音等效应是联接器厂商所 必须克服的问题之一。
技术实现思路
因此本专利技术的目的就是在提供一种通用序列总线连接器。根据本专利技术的上述目的,提出一种通用序列总线连接器的接点阵列,其包含第一 信号差动对、第二信号差动对与第三信号差动对。第一信号差动对与第三信号差动对位于 第二信号差动对两侧,并与第二信号差动对之间被至少一电源接点或接地接点给隔离。根据本专利技术的上述目的,提出一种通用序列总线连接器的接点阵列,其包含多个 接点。每一接点具有中间段、第一终端段以及第二终端段,中间段连接于第一 ...
【技术保护点】
一种通用序列总线连接器的接点阵列,其特征在于,包含第一信号差动对、第二信号差动对与第三信号差动对,该第一信号差动对与该第三信号差动对位于该第二信号差动对两侧,并与该第二信号差动对之间被至少一电源接点或接地接点给隔离。
【技术特征摘要】
【专利技术属性】
技术研发人员:邱文达,颜铭辉,林晔熙,萧朝阳,涂志明,杨成发,陈炳志,
申请(专利权)人:诠欣股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。