读写转换电路及存储器制造技术

技术编号:38719042 阅读:16 留言:0更新日期:2023-09-08 23:15
本公开提供一种读写转换电路及存储器。读写转换电路连接全局信号线,且通过局部信号线和互补局部信号线连接灵敏放大器阵列,用于在接收到读控制信号时将局部信号线上的信号传输到全局信号线,以及在接收到写控制信号时将全局信号线上的信号传输到局部信号线,包括:预充电模块,连接预设电压源、局部信号线和互补局部信号线,预设电压源用于在读写间隙提供第一电压,以及在空闲时段提供第二电压,预充电模块用于在读写间隙将第一电压传输到局部信号线和互补局部信号线,在空闲时段将第二电压传输到局部信号线和互补局部信号线,其中,第二电压小于第一电压。本公开实施例可以降低读写转换电路的占用面积。读写转换电路的占用面积。读写转换电路的占用面积。

【技术实现步骤摘要】
读写转换电路及存储器


[0001]本公开涉及集成电路
,具体而言,涉及一种读写转换电路以及应用该读写转换电路的存储器。

技术介绍

[0002]读写转换电路(Local Sensing Amplifier,LSA)是用于实现存储器中全局信号线和局部信号线及灵敏放大器(Sense Amplifier,SA)/存储阵列之间的数据交换的辅助电路。
[0003]图1是现有技术中读写转换电路的示意图。如图1所示,读写转换电路(后续简称LSA电路)可以分为两部分LSA_1、LSA_2,一部分(LSA_1)分散在SA阵列的中间(LSA_1
×
4),另一部分(LSA_2)分布在SWC(Sub Wordline Control,副字线控制)区域(LSA_2
×
8)。LSA_1用于执行数据交换任务,LSA_2用于在不同工作状态下将LSA_1连接的局部信号线Ldata和互补局部信号线Ldata#设置为不同的状态电压。因此,LSA_2部分包括分别受两个控制信号(对应不同工作状态)控制的两个电压传输电路。
[0004]在存储器芯片中,LSA电路整体需要占用较大的布局面积,例如,LPDDR5中,一个Section(存储部)需要8套LSA电路(每套包括LSA_1+LSA_2)。在工艺尺寸缩得越来越小的情况下,如何放置这些器件,并保证足够的元件尺寸,以满足设计性能要求,是一个很大的挑战。
[0005]需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。

技术实现思路

[0006]本公开的目的在于提供一种读写转换电路以及应用该读写转换电路的存储器,用于至少在一定程度上克服由于相关技术的限制和缺陷而导致的LSA电路占用布局面积较大的问题。
[0007]根据本公开的第一方面,提供一种读写转换电路,该读写转换电路连接全局信号线,且通过局部信号线和互补局部信号线连接灵敏放大器阵列,用于在接收到读控制信号时将所述局部信号线上的信号传输到所述全局信号线,以及在接收到写控制信号时将所述全局信号线上的信号传输到所述局部信号线,包括:预充电模块,连接预设电压源、所述局部信号线和互补局部信号线,所述预设电压源用于在读写间隙提供第一电压,以及在空闲时段提供第二电压,所述预充电模块用于在读写间隙将所述第一电压传输到所述局部信号线和所述互补局部信号线,在所述空闲时段将所述第二电压传输到所述局部信号线和所述互补局部信号线,其中,所述第二电压小于所述第一电压。
[0008]在本公开的一个示例性实施例中,所述预充电模块包括:第一晶体管,第一端连接所述预设电压源,第二端连接所述局部信号线,控制端连接预充电信号线;第二晶体管,第一端连接所述预设电压源,第二端连接互补局部信号线,控制端连接所述预充电信号线;第
三晶体管,第一端连接所述局部信号线,第二端连接所述互补局部信号线,控制端连接所述预充电信号线。
[0009]在本公开的一个示例性实施例中,所述第一晶体管、所述第二晶体管、所述第三晶体管均为N型晶体管。
[0010]在本公开的一个示例性实施例中,还连接互补全局信号线,读控制信号线、写控制信号线,所述读控制信号线用于传输读控制信号,所述写控制信号线用于传输写控制信号,所述读写转换电路还包括:第一读写控制模块,连接所述局部信号线、所述互补局部信号线、所述全局信号线、所述读控制信号线、所述写控制信号线,用于在所述写控制信号为使能状态时,将所述全局信号线上的信号传输到所述局部信号线上,以及,在所述读控制信号为使能状态、所述互补局部信号线传输第一信号时,对所述全局信号线输出第二信号,所述第二信号与所述第一信号反相;第二读写控制模块,连接所述局部信号线、所述互补局部信号线、所述互补全局信号线、所述读控制信号线、所述写控制信号线,用于在所述写控制信号为使能状态时,将所述互补全局信号线上的信号传输到所述互补局部信号线上,以及,在所述读控制信号为使能状态、所述局部信号线传输第一信号时,输出第二信号至所述互补全局信号线。
[0011]在本公开的一个示例性实施例中,所述第一读写控制模块包括:第四晶体管,第一端连接所述局部信号线,第二端连接所述全局信号线,控制端连接所述写控制信号线;第五晶体管,第一端连接所述全局信号线,控制端连接所述互补局部信号线;第六晶体管,第一端连接所述第五晶体管的第二端,第二端用于接收所述第二信号,控制端连接所述读控制信号线;所述第二读写控制模块包括:第七晶体管,第一端连接所述互补局部信号线,第二端连接所述互补全局信号线,控制端连接所述写控制信号线;第八晶体管,第一端连接所述互补全局信号线,控制端连接所述局部信号线;第九晶体管,第一端连接所述第八晶体管的第二端,第二端用于接收所述第二信号,控制端连接所述读控制信号线。
[0012]在本公开的一个示例性实施例中,读写转换电路还包括:第二信号控制模块,第一端连接所述第一读写控制模块和所述第二读写控制模块,第二端用于接收所述第二信号,受控于预设使能信号,用于在所述预设使能信号为使能状态时,将所述第二信号传输给所述第一读写控制模块和所述第二读写控制模块。
[0013]在本公开的一个示例性实施例中,所述第二信号控制模块包括:第十晶体管,第一端连接所述第一读写控制模块和所述第二读写控制模块,第二端用于接收所述第二信号,控制端用于接收所述预设使能信号。
[0014]在本公开的一个示例性实施例中,所述第二信号为低电平,所述第一信号为高电平。
[0015]在本公开的一个示例性实施例中,还连接读控制信号线、写控制信号线,所述读控制信号线用于传输读控制信号,所述写控制信号线用于传输写控制信号,所述读写转换电路还包括:读控制模块,连接所述全局信号线、所述互补局部信号线、所述读控制信号线,用于在所述互补局部信号线传输第一信号、所述读控制信号为使能状态时,输出第二信号至所述全局信号线;第一写控制模块,连接所述全局信号线、所述局部信号线和所述写控制信号线,用于在所述写控制信号为使能状态时,将所述全局信号线上的信号传输到所述局部信号线上;第二写控制模块,连接所述全局信号线、所述互补局部信号线、所述写控制信号
线,用于在所述写控制信号为使能状态、所述全局信号线传输第一信号时,输出第二信号至所述互补局部信号线。
[0016]在本公开的一个示例性实施例中,所述读写转换电路还包括:读写辅助模块,连接所述第一写控制模块、所述局部信号线、所述互补局部信号线,用于在所述写控制信号为使能状态、所述全局信号线为第二信号时,输出第一信号至所述互补局部信号线;所述读写辅助模块还用于在所述读控制信号为使能状态时,放大所述局部信号线和所述互补局部信号线传输的信号。
[0017]在本公开的一个示例性实施例中,所述读写辅助模块包括:第二信号辅助模块,接收所述第二信号,受控于预设使能信号,用于在所述预设使能信号为使能状态、所述局部信号线传输的电压大于所述互补局部信号线本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种读写转换电路,连接全局信号线,且通过局部信号线和互补局部信号线连接灵敏放大器阵列,用于在接收到读控制信号时将所述局部信号线上的信号传输到所述全局信号线,以及在接收到写控制信号时将所述全局信号线上的信号传输到所述局部信号线,其特征在于,所述读写转换电路包括:预充电模块,连接预设电压源、所述局部信号线和互补局部信号线,所述预设电压源用于在读写间隙提供第一电压,以及在空闲时段提供第二电压,所述预充电模块用于在读写间隙将所述第一电压传输到所述局部信号线和所述互补局部信号线,在所述空闲时段将所述第二电压传输到所述局部信号线和所述互补局部信号线,其中,所述第二电压小于所述第一电压。2.如权利要求1所述的读写转换电路,其特征在于,所述预充电模块包括:第一晶体管,第一端连接所述预设电压源,第二端连接所述局部信号线,控制端连接预充电信号线;第二晶体管,第一端连接所述预设电压源,第二端连接互补局部信号线,控制端连接所述预充电信号线;第三晶体管,第一端连接所述局部信号线,第二端连接所述互补局部信号线,控制端连接所述预充电信号线。3.如权利要求2所述的读写转换电路,其特征在于,所述第一晶体管、所述第二晶体管、所述第三晶体管均为N型晶体管。4.如权利要求1所述的读写转换电路,其特征在于,还连接互补全局信号线,读控制信号线、写控制信号线,所述读控制信号线用于传输读控制信号,所述写控制信号线用于传输写控制信号,所述读写转换电路还包括:第一读写控制模块,连接所述局部信号线、所述互补局部信号线、所述全局信号线、所述读控制信号线、所述写控制信号线,用于在所述写控制信号为使能状态时,将所述全局信号线上的信号传输到所述局部信号线上,以及,在所述读控制信号为使能状态、所述互补局部信号线传输第一信号时,对所述全局信号线输出第二信号,所述第二信号与所述第一信号反相;第二读写控制模块,连接所述局部信号线、所述互补局部信号线、所述互补全局信号线、所述读控制信号线、所述写控制信号线,用于在所述写控制信号为使能状态时,将所述互补全局信号线上的信号传输到所述互补局部信号线上,以及,在所述读控制信号为使能状态、所述局部信号线传输第一信号时,输出第二信号至所述互补全局信号线。5.如权利要求4所述的读写转换电路,其特征在于,所述第一读写控制模块包括:第四晶体管,第一端连接所述局部信号线,第二端连接所述全局信号线,控制端连接所述写控制信号线;第五晶体管,第一端连接所述全局信号线,控制端连接所述互补局部信号线;第六晶体管,第一端连接所述第五晶体管的第二端,第二端用于接收所述第二信号,控制端连接所述读控制信号线;所述第二读写控制模块包括:第七晶体管,第一端连接所述互补局部信号线,第二端连接所述互补全局信号线,控制端连接所述写控制信号线;
第八晶体管,第一端连接所述互补全局信号线,控制端连接所述局部信号线;第九晶体管,第一端连接所述第八晶体管的第二端,第二端用于接收所述第二信号,控制端连接所述读控制信号线。6.如权利要求4所述的读写转换电路,其特征在于,还包括:第二信号控制模块,第一端连接所述第一读写控制模块和所述第二读写控制模块,第二端用于接收所述第二信号,受控于预设使能信号,用于在所述预设使能信号为使能状态时,将所述第二信号传输给所述第一读写控制模块和所述第二读写控制模块。7.如权利要求6所述的读写转换电路,其特征在于,所述第二信号控制模块包括:第十晶体管,第一端连接所述第一读写控制模块和所述第二读写控制模块,第二端用于接收所述第二信号,控制端用于接收所述预设使能信号。8.如权利要求4~7任一项所述的读写转换电路,其特征在于,所述第二信号为低电平,所述第一信号为高电平。9.如权利要求1所述的读写转换电路,其特征在于,还连接读控制信号线、写控制信号线,所述读控制信号线用于传输读控制信号,所述写控制信号线用于传输写控制信号,所述读写转换电路还包括:读控制模块,连接所述全局信号线、所述互补局部信号线、所述读控制信号线,用于在所述互补局部信号线传输第一信号、所述读控制信号为使能状态时,输出第二信号至所述全局信号线;第一写控制模块,连接所述全局信号线、所述局部信号线和所述写控制信号线,用于在所述写控制信号为使能状态时,将所述全局信号线上的信号传输到所述局部信号线上;第二写控制模块,连接所述全局信号线、所述...

【专利技术属性】
技术研发人员:尚为兵
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1