时钟控制电路、存储器存储装置及时钟控制方法制造方法及图纸

技术编号:38613532 阅读:34 留言:0更新日期:2023-08-26 23:41
本发明专利技术提供一种时钟控制电路、存储器存储装置及时钟控制方法。所述方法包括:追踪来自主机系统的第一信号的频率;在第一模式下,根据第一信号的频率产生时钟信号;以及在第二模式下,不参考所述第一信号的频率而产生所述时钟信号。由此,可提高存储器存储装置的时钟控制效率。制效率。制效率。

【技术实现步骤摘要】
时钟控制电路、存储器存储装置及时钟控制方法


[0001]本专利技术涉及一种时钟控制技术,尤其涉及一种时钟控制电路、存储器存储装置及时钟控制方法。

技术介绍

[0002]部分类型的存储器存储装置是通过非晶体(non

crystal)振荡器来产生时钟信号,并通过追踪主机系统的频率来调整此时钟信号的频率。通过将主机系统的频率与存储器存储装置内部的时钟信号的频率控制为一致,可维持主机系统与存储器存储装置之间的正常通信。
[0003]然而,在某些情况下,例如当主机系统的频率超出预设频率范围时,存储器存储装置内部的时钟信号的频率可能无法被顺利校正至与主机系统的频率一致,从而导致主机系统与存储器存储装置之间的连线中断和/或需要在主机系统与存储器存储装置之间执行反复的数据或指令重送。

技术实现思路

[0004]本专利技术提供一种时钟控制电路、存储器存储装置及时钟控制方法,可提高存储器存储装置的时钟控制效率。
[0005]本专利技术的范例实施例提供一种时钟控制电路,其包括频率追踪电路、时钟信号产生电路及控制电路本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种时钟控制电路,其特征在于,包括:频率追踪电路;时钟信号产生电路,连接至所述频率追踪电路;以及控制电路,连接至所述频率追踪电路与所述时钟信号产生电路,其中所述频率追踪电路用以追踪来自主机系统的第一信号的频率,所述控制电路用以在第一模式下控制所述时钟信号产生电路根据所述第一信号的所述频率产生时钟信号,并且所述控制电路还用以在第二模式下控制所述时钟信号产生电路不参考所述第一信号的所述频率而产生所述时钟信号。2.根据权利要求1所述的时钟控制电路,其中所述控制电路还用以根据所述第一信号与所述时钟信号之间的频率差,决定操作于所述第一模式或所述第二模式。3.根据权利要求2所述的时钟控制电路,其中响应于所述频率差不大于预设值,所述控制电路操作于所述第一模式,并且响应于所述频率差大于所述预设值,所述控制电路操作于所述第二模式。4.根据权利要求2所述的时钟控制电路,其中所述控制电路还用以根据所述频率追踪电路的频率追踪结果获得参数值,且所述参数值反映所述第一信号与所述时钟信号之间的所述频率差。5.根据权利要求1所述的时钟控制电路,其中所述控制电路还用以根据所述第一信号的传输标准,决定操作于所述第一模式或所述第二模式。6.根据权利要求1所述的时钟控制电路,其中在所述第一模式下,所述控制电路根据所述第一信号与所述时钟信号之间的频率差调整所述时钟信号的频率。7.根据权利要求1所述的时钟控制电路,其中在所述第二模式下,所述控制电路根据温度值调整所述时钟信号的频率。8.根据权利要求7所述的时钟控制电路,其中所述控制电路包括:寄存器,用以存储多个补偿参数,在所述第二模式下,所述控制电路根据所述温度值使用所述多个补偿参数的其中之一来调整所述时钟信号的频率。9.根据权利要求1所述的时钟控制电路,其中所述时钟信号产生电路包括:时钟调整电路,连接至所述控制电路并用以产生所述时钟信号,并且在所述第二模式下,所述控制电路根据补偿参数来调整所述时钟调整电路的设定值。10.根据权利要求1所述的时钟控制电路,其中所述时钟信号是由所述时钟信号产生电路中的非晶体震荡器与晶体震荡器的其中之一产生。11.根据权利要求1所述的时钟控制电路,其中在所述第一模式下,所述时钟信号产生电路支持在第一频率调整范围内调整所述时钟信号,在所述第二模式下,所述时钟信号产生电路支持在第二频率调整范围内调整所述时钟信号,且所述第一频率调整范围不同于所述第二频率调整范围。12.一种存储器存储装置,其特征在于,包括:连接接口单元,用以连接至主机系统;可复写式非易失性存储器模块;
存储器控制电路单元,连接至所述连接接口单元与所述可复写式非易失性存储器模块;以及时钟控制电路,设置于所述连接接口单元中,其中所述时钟控制电路用以:追踪来自所述主机系统的第一信号的频率;在第一模式下,根据所述第一信号的所述频率产生时钟信号;以及在第二模式下,不参考所述第一信号的所述频率而产生所述时钟信号。13.根据权利要求12所述的存储器存储装置,其中所述时钟控制电路还用以根据所述第一信号与所述时钟信号之间的频率差,决定操作于所述第一模式或所述第二模式。14.根据权利要求13所述的存储器存储装置,其中响应于所述频率差不大于预设值,所述时钟控制电路操作于所述第一模式,并且响应于所述频率差大于所述预设值,所述时钟控制电路操作于所述第二模式。15.根据权利要求13所述的存储器存储装置,其中所述时钟控制电路还用以根据频率追踪结果获得参数值,且所述参数值反映所述第一信号与所述时钟信号之间的所述频率差。16.根据权利要求12所述的存储器存储装置,其中所述时钟控制电路还用以根据所述第一信号的传输标准,决定操作于所述第一...

【专利技术属性】
技术研发人员:周承瑞林琨智
申请(专利权)人:群联电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1