半导体激光芯片及制备方法技术

技术编号:38238682 阅读:11 留言:0更新日期:2023-07-25 18:02
本申请公开了一种半导体激光芯片及制备方法,属于半导体技术领域。半导体激光芯片包括N型衬底以及设置于N型衬底上的外延层;外延层包括依次层叠设置在N型衬底上的过渡层、N型下包层、下波导层、有源层、上波导层、P型上包层以及帽层,帽层以及N型衬底上分别设有P型欧姆接触电极以及N型欧姆接触电极;帽层为不掺杂或低掺杂的半导体材质,帽层以及P型上包层上设有图形化P型杂质扩散区。本申请所提供的半导体激光芯片,P型杂质扩散区外的掺杂浓度低,电流注入范围被限制在P型杂质扩散区内,不需要在帽层上沉积绝缘膜并蚀刻帽层就可实现对注入电流范围的限制,可简化流片制程,提高制程的稳定性。程的稳定性。程的稳定性。

【技术实现步骤摘要】
半导体激光芯片及制备方法


[0001]本专利技术涉及半导体
,特别涉及一种半导体激光芯片及制备方法。

技术介绍

[0002]半导体激光器广泛应用于材料加工、医疗、美容、3D打印以及通信等领域,其中,半导体激光芯片是半导体激光器的核心部件。现有半导体激光芯片的帽层为重掺杂半导体材质,在芯片制备方法上,常采用在帽层表面沉积绝缘膜并开窗,然后使用湿法或干法蚀刻半导体帽层和包层来定义电流注入区,导致流片制程复杂,制程稳定性不高。因此,如何简化半导体激光芯片的流片制程,提高制程的稳定性成为亟待解决的技术问题。

技术实现思路

[0003]本申请提供一种半导体激光芯片,可解决半导体激光芯片流片制程复杂,制程稳定性不高的问题。
[0004]为解决上述技术问题,本申请提供一种半导体激光芯片,包括N型衬底以及设置于N型衬底上的外延层;外延层包括依次层叠设置在N型衬底上的过渡层、N型下包层、下波导层、有源层、上波导层、P型上包层以及帽层,帽层以及N型衬底上分别设有P型欧姆接触电极以及N型欧姆接触电极;帽层为不掺杂或低掺杂的半导体材质,帽层以及P型上包层上设有图形化P型杂质扩散区,用于注入电流。
[0005]本申请还提供一种半导体激光芯片的制备方法,该方法包括:
[0006]提供一N型衬底;
[0007]在N型衬底上形成外延层,外延层包括依次层叠设置在N型衬底上的过渡层、N型下包层、下波导层、有源层、上波导层、P型上包层以及帽层;
[0008]通过帽层向P型上包层扩散杂质原子生成P型杂质扩散区,用于注入电流;其中,扩散方法包括气态源杂质扩散、固态源杂质扩散、或杂质离子注入与高温退火相结合;
[0009]在帽层以及N型衬底上分别沉积P型欧姆接触电极以及N型欧姆接触电极。
[0010]本申请所提供的半导体激光芯片,帽层为不掺杂或低掺杂半导体材质,在帽层上设有图形化P型杂质扩散区作为电流注入区,由于P型杂质扩散区外的掺杂浓度低,电流注入范围被限制在P型杂质扩散区内,不需要在帽层上沉积开窗的绝缘膜并蚀刻帽层就可实现对注入电流范围的限制,简化了流片制程,提高了制程的稳定性。
附图说明
[0011]为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0012]图1是本申请提供的半导体激光芯片一实施例的俯视结构示意图;
[0013]图2是图1中的半导体激光芯片一视角的剖面结构示意图;
[0014]图3是本申请提供的半导体激光芯片一实施例的P型上包层杂质扩散前后的折射率对比示意图;
[0015]图4是本申请提供的半导体激光芯片的制备方法一实施例的流程图。
具体实施方式
[0016]下面结合附图和实施例,对本专利技术作进一步的详细描述。特别指出的是,以下实施例仅用于说明本专利技术,但不对本专利技术的范围进行限定。同样的,以下实施例仅为本专利技术的部分实施例而非全部实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。
[0017]本专利技术的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后
……
)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。本申请实施例中的术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或组件。
[0018]在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本专利技术的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
[0019]本申请提供一种半导体激光芯片。请参阅图1、图2,图1是本申请提供的半导体激光芯片一实施例的俯视结构示意图,图2是图1中的半导体激光芯片一视角的剖面结构示意图。半导体激光芯片100可包括N型衬底10以及设置于N型衬底10上的外延层20。其中,外延层20包括依次层叠设置在N型衬底10上的过渡层21、N型下包层22、下波导层23、有源层24、上波导层25、P型上包层26以及帽层27,帽层27以及N型衬底10上分别设有P型欧姆接触电极30以及N型欧姆接触电极40。有源层24为发光区,下波导层23以及上波导层25用于限制光束,N型下包层22以及P型上包层26用于光场的导引,P型欧姆接触电极30以及N型欧姆接触电极40用于电流的输入和输出。
[0020]帽层27为不掺杂或低掺杂的半导体材质,帽层27以及P型上包层26上设有图形化P型杂质扩散区271,用于注入电流。
[0021]P型杂质扩散区271的形状和深度可以根据具体需要进行制程设计和采用不同方法制作,比如P型杂质扩散区271的形状可以是图2所示的倒梯形。
[0022]本申请所提供的半导体激光芯片100,帽层27为不掺杂或低掺杂半导体材质,在帽层27上设有图形化P型杂质扩散区271作为电流注入区,由于P型杂质扩散区271外的掺杂浓度低,电流注入范围被限制在P型杂质扩散区271内,相对于现有技术,不需要在帽层27上沉
积开窗的绝缘膜并蚀刻帽层27就可实现对注入电流范围的限制,简化了流片制程,提高了制程的稳定性。
[0023]具体地,在一些实施例中,帽层27可以是掺杂N型或P型杂质原子的低掺杂半导体材质。当帽层27为N型掺杂半导体材质时,其掺杂浓度小于4
×
10
18
/cm3;当帽层27为P型掺杂半导体材质时,其掺杂浓度小于5
×
10
17
/cm3。在一些实施例中,帽层27掺杂的N型杂质原子浓度可以是4
×
10
18
/cm3、3
×
10
18
/cm3、2
×
10
18
/cm3、1
×
10
18
/cm3、9
×
10
17
/cm3、7
×
10
17
/cm本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种半导体激光芯片,其特征在于,包括:N型衬底以及设置于所述N型衬底上的外延层;所述外延层包括依次层叠设置在所述N型衬底上的过渡层、N型下包层、下波导层、有源层、上波导层、P型上包层以及帽层,所述帽层以及所述N型衬底上分别设有P型欧姆接触电极以及N型欧姆接触电极;所述帽层为不掺杂或低掺杂的半导体材质,所述帽层以及所述P型上包层上设有图形化P型杂质扩散区,用于注入电流。2.根据权利要求1所述的半导体激光芯片,其特征在于,所述帽层为N型掺杂半导体材质,其掺杂浓度小于4
×
10
18
/cm3;或者所述帽层为P型掺杂半导体材质,掺杂浓度小于5
×
10
17
/cm3。3.根据权利要求1所述的半导体激光芯片,其特征在于,所述帽层的所述P型杂质扩散区的杂质原子浓度大于等于1
×
10
19
/cm3。4.根据权利要求1所述的半导体激光芯片,其特征在于,所述帽层的所述P型杂质扩散区扩散的杂质原子为铜原子、锌原子、锰原子中的一种或多种。5.根据权利要求1所述的半导体激光芯片,其特征在于,所述N型下包层为掺杂N型杂质原子,掺杂浓度为1
×
10
17
‑4×
10
18
/cm3的半导体材质;所述P型上包层为掺杂N型杂质原子、P型杂质原...

【专利技术属性】
技术研发人员:汪卫敏何晋国胡海
申请(专利权)人:深圳瑞波光电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1