【技术实现步骤摘要】
使用遂穿场效应晶体管和碰撞电离MOSFET器件的静电放电保护电路
[0001]本申请是申请日为2017年9月27日、申请号为201710889880.6、专利技术名称为“使用遂穿场效应晶体管和碰撞电离MOSFET器件的静电放电保护电路”的中国专利技术专利申请的分案申请。
[0002]本专利技术涉及一种用于保护集成电路以防止过电压并且特别是防止静电放电的器件。
技术介绍
[0003]图1示出了传统的静电放电(ESD)保护器件10的电路图。器件10由耦合在输入/输出焊盘14与集成电路的第一电源线16之间的第一保护二极管12、和耦合在输入/输出焊盘14与集成电路的第二电源线20之间的第二保护二极管18形成。第一保护二极管12具有耦合到输入/输出焊盘14的阳极端子和耦合到第一电源线16的阴极端子。第二保护二极管18具有耦合到输入/输出焊盘14的阴极端子和耦合到第二电源线20的阳极端子。在该实现方式中,第一电源线16可以耦合到用于集成电路的正电源焊盘22,并且第二电源线20可以耦合到用于集成电路的负的或接地电源焊盘24。输入/输出焊盘14耦合到从第一电源线和第二电源线被供电的集成电路的功能电路26。
[0004]图2示出了传统的电源钳位器件30的电路图。该器件30由分别耦合在第一电源线16与第二电源线20之间的二极管32和分别耦合在第一电源线16与第二电源线20之间的开关电路34形成。二极管32具有耦合到第一电源线16的阴极端子和耦合到第二电源线20的阳极端子。开关电路34具有耦合到第一电源线16的第一导电端子 ...
【技术保护点】
【技术特征摘要】
1.一种电路,包括:第一电源线;输入/输出节点;保护二极管,具有电耦合到所述输入/输出节点的第一端子和电耦合到所述第一电源线的第二端子;可控硅整流器(SCR)器件,具有电耦合到所述输入/输出节点的阳极端子和电耦合到所述第一电源线的阴极端子,所述SCR器件具有第一内部节点;以及TFET器件,具有电耦合到所述内部节点的第一导电端子、电耦合到所述第一电源线的第二导电端子、和耦合到第一内部节点的控制端子。2.根据权利要求1所述的电路,还包括:第二电源线;以及功能电路,所述功能电路电耦合到所述输入/输出节点并且电耦合到所述第一电源线和所述第二电源线以用于供电。3.根据权利要求1所述的电路,其中所述TFET器件包括第一导电类型的源极区域、与所述第一导电类型相反的第二导电类型的漏极区域、和沟道区域,其中被绝缘的栅极被定位于所述沟道区域上方。4.根据权利要求3所述的电路,其中所述TFET器件的所述源极区域形成所述第一导电端子,并且所述TFET器件的所述漏极区域形成所述第二导电端子。5.根据权利要求4所述的电路,其中所述源极区域、所述漏极区域和所述沟道区域由绝缘体上硅(SOI)基底的上部半导体层形成并且被形成在所述上部半导体层内。6.根据权利要求4所述的电路,其中所述源极区域、所述漏极区域和所述沟道区域由体基底形成并且被形成在所述体基底内。7.根据权利要求1所述的电路,其中所述SCR器件包括:PNP双极型晶体管,所述PNP双极型晶体管具有电耦合到所述输入/输出节点的发射极、电耦合到所述第一内部节点的栅极、和电耦合到第二内部节点的集电极;以及NPN双极型晶体管,所述NPN双极型晶体管具有电耦合到所述第一电源线的发射极、电耦合到所述第二内部节点的栅极、和电耦合到所述第一内部节点的集电极。8.根据权利要求7所述的电路,其中所述SCR器件还包括:电耦合在所述输入/输出节点与所述第一内部节点之间的第一电阻器;以及电耦合在所述第二内部节点与所述第一电源线之间的第二电阻器。9.根据权利要求1所述的电路,还包括与所述TFET器件串联耦合的附加TFET器件,其中每个TFET器件均被配置为成TFET器件的第一导电端子电耦合到TFET器件的控制端子。10.一种电路,包括:第一电源线;输入/输出节点;保护二极管,所述保护二极管具有电耦合到所述输入/输出节点的第一端子和电耦合到所述第一电源线的第二端子;可控硅整流器(SCR)器件,所述SCR器件具有电耦合到所述输入/输出节点的阳极端子和电耦合到所述第一电源线的阴极端子,所述SCR器件具有第一内部节点和第二内部节点;
以及TFET器件,所述TFET器件具有电耦合到所述第一内部节点的第一导电端子、电耦合到所述第二内部节点的第二导电端子、和耦合到第一内部节点的控制端子。11.根据权利要求10所述的电路,还包括:第二电源线;以及功能电路,所述功能电路电耦合到所述输入/输出节点并且电耦合到所述第一电源线和所述第二电源线以用于供电。12.根据权利要求10所述的电路,其中所述TFET器件包括第一导电类型的源极区域、与所述第一导电类型相反的第二导电类型的漏极区域、和沟道区域,其中被绝缘的栅极被定位于所述沟道区域上方。13.根据权利要求12所述的电路,其中所述TFET器件的所述源极区域形成所述第一导电端子,并且所述TFET器件的所述漏极区域形成所述第二导电端子。14.根据权利要求13所述的电路,其中所述源极区域、所述漏极区域和所述沟道区域由绝缘体上硅(SOI)基底的上部半导体层形成并且被形成在所述上部半导体层内。15.根据权利要求13所述的电路,其中所述源极区域、所述漏极区域和所述沟道区域由体基底形成并且被形成在所述体基底内。16.根据权利要求10所述的电路,还包括与所述TFET器件串联耦合的附加TFET器件,其中每个TFET器件均被配置成TFET器件的第一导电端子电耦合到TFET器件的控制端子。17.根据权利要求10所述的电路,其中所述SCR器件包括:PNP双极型晶体管,所述PNP双极型晶体管具有电耦合到所述输入/输出节点的发射极、电耦合到所述第一内部节点的栅极、和电耦合到所述第二内部节点的集电极;以及NPN双极型晶体管,所述NPN双极型晶体管具有电耦合到所述第一电源线的发射极、电耦合到所述第二内部节点的栅极、和电耦合到所述第一内部节点的集电极。18.根据权利要求17所述的电路,其中所述SCR器件还包括:电耦合在所述输入/输出节点与所述第一内部节点之间的第一电阻器;以及电耦合在所述第二内部节点与所述第一电源线之间的第二电阻器。19.一种电路,包括:第一电源线;输入/输出节点;栅极接地碰撞电离MOSFET(GGIMOS)器件,所述GGIMOS器件具有电耦合到所述输入/输出节点的漏极端子和电耦合到所述第一电源线的源极端子,其中所述GGIMOS器件的栅极端子电耦合到所述第一电源线;并且其中所述GGIMOS器件包括第一导电类型的源极区域、与所述第一导电类型相反的第二导电类型的漏极区域、和沟道区域,其中被绝缘的栅极被定位于所述沟道区域上方,所述被绝缘的栅极被定位成邻近所述源极区域并且与所述漏极区域偏移。20.根据权利要求19所述的电路,其中所述沟道区域具有长度,并且其中所述被绝缘的栅极具有小于所述沟道区域的所述长度的长度。21.根据权利要求20所述的电路,其中所述偏移在所述沟道区域的所述长度的大约四分之一到所述沟道区域的所述长度的一半之间。
22.根据权利要求19所述的电路,其中所述源极区域、所述漏极区域和所述沟道区域由绝缘体上硅(SOI)基底的上部半导体层形成并且被形成在所述上部半导体层内。23.根据权利要求22所述的电路,其中所述上部半导体层通过氧化物层与下部半导体层分离,并且其中所述下部半导体层电耦合到所述输入/输出节点。24.一种电路,包括:第一电源线;输入/输出节点;保护电路,所述保护电路具有电耦合到所述输入/输出节点的第一端子和电耦合到所述第一电源线的第二端子;可控硅整流器(SCR)器件,所述SCR器件具有电耦合到所述输入/输出节点的阳极端子和电耦合到所述第一电源线的阴极端子,所述SCR器件具有第一内部节点;以及第一栅极接地碰撞电离MOSFET(GGIMOS)器件,所述第一GGIMOS器件具有电耦合到所述内部节点的漏极端子、电耦合到所述第一电源线的源极端子、和电耦合到所述第一电源线的栅极端子。25.根据权利要求24所述的电路,其中所述保护电路包括二极管,所述二极管具有电耦合到所述输入/输出节点的阴极和电耦合到所述第一电源线的阳极。26.根据权利要求24所述的电路,其中所述保护电路包括第二GGIMOS器件,所述第二GGIMOS器件具有电耦合到所述输入/输出节点的漏极端子、电耦合到所述第一电源线的源极端子、和电耦合到所述第一电源线的栅极端子。27.根据权利要求24所述的电路,还包括:第二电源线;以及功能电路,所述功能电路电耦合到所述输入/输出节点并且电耦合到所述第一电源线和所述第二电源线以用于供电。28.根据权利要求24所述的电路,其中所述GGIMOS器件包括第一导电类型的源极区域、与所述第一导电类型相反的第二导电类型的漏极区域、和沟道区域,其中被绝缘的栅极被定位于所述沟道区域上方、邻近所述源极区域并且与所述漏极区域偏移。29.根据权利要求28所述的电路,其中所述沟道区域具有长度,并且其中所述被绝缘的栅极具有小于所述沟道区域的所述长度的长度。30.根据权利要求29所述的电路,其中所述偏移在所述沟道区域的所述长度的大约四分之一到所述沟道区域的所述长度的一半之间。31.根据权利要求24所述的电路,其中所述SCR器件包括:PNP双极型晶体管,所述PNP双极型晶体管具有电耦合到所述输入/输出节点的发射极、电耦合到所述第一内部节点的栅极、和电耦合到第二内部节点的集电极;以及NPN双极型晶体管,所述NPN双极型晶体管具有电耦合到所述第一电源线的发射极、电耦合到所述第二内部节点的栅极、和电耦合到所述第一内部节点的集电极。32.根据权利要求31所述的电路,其中所述SCR器件还包括:电耦合在所述输入/输出节点与所述第一内部节点之间的第一电阻器;以及电耦合在所述第二内部节点与所述第一电源线之间的第二电阻器。33.一种电路,包括:
第一电源线;输入/输出节点;保护器件,所述保护器件具有电耦合到所述输入/输出节点的第一端子和电耦合到所述第一电源线的第二端子;可控硅整流器(SCR)器件,所述SCR器件具有电耦合到所述输入/输出节点的阳极端子和电耦合到所述第一电源线的阴极端子,所述SCR器件具有第一内部节点和第二内部节点;以及第一栅极接地碰撞电离MOSFET(GGIMOS)器件,所述第一GGIMOS器件具有电耦合到所述第一内部节点的漏极端子、电耦合到所述第二内部节点的源极端子、以及电耦合到所述第一内部节点和所述第二内部节点中的一个内部节点的栅极端子。34.根据权利要求33所述的电路,其中所述保护器件为二极管,所述二极管具有电耦合到所述输入/输出节点的阴极和电耦合到所述第一电源线的阳极。35.根据权利要求33所述的电路,其中所述保护器件包括第二GGIMOS器件,所述第二GGIMOS器件具有电耦合到所述输入/输出节点的漏极端子、电耦合到所述第一电源线的源极端子、和电耦合到所述第一电源线的栅极端子。36.根据权利要求33所述的电路,还包括:第二电源线;以及功能电路,所述功能电路电耦合到所述输入/输出节点并且电耦合到所述第一电源线和所述第二电源线以用于供电。37.根据权利要求33所述的电路,其中所述GGIMOS器件包括第一导电类型的源极区域、与所述第一导电类型相反的第二导电类型的漏极区域、和沟道区域,其中被绝缘的栅极被定位于所述沟道区域上方、邻近所述源极区域并且与所述漏极区域偏移。38.根据权利要求37所述的电路,其中所述沟道区域具有长度,并且其中所述被绝缘的栅极具有小于所述沟道区域的所述长度的长度。39.根据权利要求38所述的电路,其中所述偏移在所述沟道区域的所述长度的大约四分之一到所述沟道区域的所述长度的一半之间。40.根据权利要求33所述的电路,其中所述SCR器件包括:PNP双极型晶体管,所述PNP双极型晶体管具有电耦合到所述输入/输出节点的发射极、电耦合到所述第一内部节点的栅极、和电耦合到第二内部节点的集电极;以及NPN双极型晶体管,所述NPN双极型晶体管具有电耦合到所述第一电源线的发射极、电耦合到所述第二内部节点的栅极、和电耦合到所述第一内部节点的集电极。41.根据权利要求40所述的电路,其中所述SCR器件还包括:电耦合在所述输入/输出节点与所述第一内部节点之间的第一电阻器;以及电耦合在所述第二内部节点与所述第一电源线之间的第二电阻器。42.一种电路,包括:第一电源线;第二电源线;遂穿场效应晶体管(TFET)器件,所述TFET器件具有电耦合到所述第一电源线的第一导电端子和电耦合到所述第二电源线的第二导电端子;以及
触发电路,所述触发电路电耦合到所述第一电源线和所述第二电源线并且被配置为生成用于应用于所述TFET器件的控制端子的触发信号。43.根据权利要求42所述的电路,其中所述TFET器件包括第一导电类型的源极区域、与所述第一导电类型相反的第二导电类型的漏极区域、和沟道区域,其中被绝缘的栅极被定位于所述沟道区域上方。44.根据权利要求43所述的电...
【专利技术属性】
技术研发人员:R,
申请(专利权)人:意法半导体国际有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。