图像处理电路、图像处理方法、和相机技术

技术编号:3765852 阅读:155 留言:0更新日期:2012-04-11 18:40
提供了一种图像处理电路、图像处理方法、和相机。图像处理电路包 括存储器和滤波电路。该存储器被配置为存储从图像拾取元件取出的图 像,其中,该图像被写在存储器的二维存储区域的多行上。该滤波电路被 配置为当图像被写在存储器的二维存储区域的多行上时,执行关于一行上 的每个像素数据的滤波处理。

【技术实现步骤摘要】

这里讨论的实施例涉及用于图像数据的图像处理电路。
技术介绍
图18中所示的滤波电路100是一种硬件配置的示例,通过该硬件配 置,用于噪声减少的滤波处理被执行。如图18中所描述,滤波电路100 具有用于3X3空间滤波器的硬件配置。该3X3空间滤波器包括用于水平 方向的3个像素和垂直方向的3个像素的像素数据。当通过该硬件配置使 用3X3空间滤波器的滤波处理时,垂直方向的像素数据被该硬件配置参 考。因此,该硬件配置需要用于存储相当于2行的像素数据的存储器101 和触发器(flip-flop) 102。由图像拾取元件取出的图像可以包含具有低频率空间分布的低频噪 声。低频噪声的一个示例包括涉及大于等于5个像素的宽范围的带状噪 声。由于低频噪声具有低频的特性并且跨越较宽的范围,所以很难通过已 知的诸如3X3像素或5X5像素之类的空间滤波器去除这种噪声。相反, 如果诸如21X21像素之类的大规模空间滤波器被用于去除跨越较宽范围 的噪声,则这种大规模空间滤波器需要用于存储垂直方向的像素数据的存 储器的更大的电路规模以及滤波器操作单元等,所以也是有问题的。
技术实现思路
根据本专利技术的一个方面,图像处理电路包括存储器和滤波电路,该存 储器被配置为存储从图像拾取元件取出的图像,其中,该图像被写在存储 器的二维存储区域的多行上,该滤波电路被配置为当图像被写在存储器的 二维存储区域的多行上时执行关于一行上的每个像素数据的滤波处理。通过权利要求中特别指出的元件和组合,将实现和达到本专利技术的目的和优点。 -应该理解,上面的一般描述和下面的详细描述是示例性和说明性的, 而不用于限制权利要求所要求保护的本专利技术。附图说明图1例示了根据第一实施例的相机。图2例示了在二维存储区域3a中存储图像PI的方法。图3例示了基于场序(field-sequential)方法的存储方法。图4例示了滤波单元11的内部电路。图5例示了判断选择电路SCO的内部电路。图6例示了指示滤波器函数的图(1)。图7例示了滤波电路的操作的说明。图8例示了根据第二实施例的滤波处理的说明。图9例示了根据第三实施例的内插单元41的电路。图10例示了根据第三实施例的内插单元41的操作的说明。图11例示了根据第四实施例的内插单元41的操作的说明。图12例示了指示滤波器函数的图(2)。图13例示了判断选择电路SCOa的内部电路。图14例示了判断电路52的内部电路。图15例示了判断选择电路SCOb的内部电路。图16例示了判断选择电路SCOc的内部电路。图17例示了判断选择电路SCOd的内部电路。图18例示了滤波电路100的电路。具体实施例方式下文中,将参考从图1至图18的示图来提供对于这里公开的图像处 理电路、图像处理方法和相机的实施例的详细描述。将参考图l至7来公 开第一实施例。图1例示了根据第一实施例的相机1。相机1包括图像处理电路2、 SDRAM 3、外部存储介质4、 LCD 5和传感器6。传感器6是将经由透镜接收的图像转换为以二维阵列排列的数字信号并输出该数字信号的图像传感器。传感器6包括CCD传感器、 CMOS传感器等。SDRAM 3是大容量暂存存储器(temporal storage memory)。外部存储介质4是存储图像数据的介质,并且闪速存储器、智 能介质(smart media)、以及SD卡等可以被指出,作为外部存储介质的 示例。LCD5是液晶显示面板。图像处理电路2设置有由硬件组成的各种宏块。在一种实施方式中, Bayer矩阵数据BYD被从传感器6施加到预处理单元13。预处理单元13 对Bayer矩阵数据BYD进行数据重排操作,并执行检测输入图像上的信 息(诸如,曝光、白平衡和聚焦)的操作。内插颜色处理单元16执行诸 如颜色转换、轮廓加重(contour emphasis)、以及伽马校正等的各种处 理。另外,内插颜色处理单元16执行将Bayer矩阵数据RYD转换为诸如 "R, G, B"格式数据、"Y,Cb,Cr"格式数据等的格式的操作。下文中,将说明"Y,Cb,Cr"格式。"Y,Cb,Cr"格式是这样的一种格 式像素被划分为亮度信息(Y)和色差信息(Cb和Cr)。与识别明亮度 (亮度)变化相比,用于识别颜色差别(色差)的人眼分辨率较低。因 此,相对于亮度信息的色差信息的减少允许图像大小的减小。第一实施例 公开了 "Y,Cb,Cr4:4:4"格式的使用。在"Y,Cb,Cr4:4:4"格式中, 一块亮 度数据Y、 一块色差数据Cb、以及一块色差数据Cr对应于一 (1)个像 素。仲裁单元12调节各宏块和SDRAM 3之间的图像数据的读取和写 入。下文中,参考图2,公开了在SDRAM 3的二维存储区域3a中存储 "Y,Cb,Cr"格式的相当于一 (1)帧的图像PI的点序(point-sequential) 方法的实施方式。应该注意,诸如上、下、左、右、水平、垂直等语言的 使用意在提供示例性实施方式的清楚陈述,而不在于限制本专利技术的范围。 首先,仲裁单元12将相当于一 (1)帧的图像PI的最上一行上的像素数据 传送至SDRAM 3。图像数据传送从左上位置开始以行方向(水平方向) 进行。其次,仲裁单元12从最上一行开始依次以递减次序顺序逐行地传 送像素数据。再次,从仲裁单元12传送的像素数据被以行方向优先的方式存储在二维存储区域3a中。注意,以与上面公开的相同的方式,当图像 PI被从SDRAM 3的二维存储区域3a读取以被传送至仲裁单元12时,像 素数据被以行方向优先的方式读取,并且像素数据被传送至仲裁单元12。也就是说,对于图像PI,以行方向优先的方式取出的像素数据被以行 方向优先的方式存储在二维存储区域3a中。另外,像素数据被以行方向优 先的方式从二维存储区域3a中读取。注意,图3例示了根据场序方法的存储方法的图示。在所例示的场序 方法中,区域被根据诸如亮度数据Y、色差数据Cb、以及色差数据Cr之 类的分量分离,并且像素数据被存储在关于每个分量的二维存储区域3a 中。注意,在场序方法中,像素数据被以行方向优先的方式从二维存储区 域3a读出或写入二维存储区域3a中。因此,像素数据排列的次序与上面 公开的根据点序方法的次序一样。像素数据PDO被从仲裁单元12施加到滤波单元11 。像素数据PDO包 括亮度数据YO和色差数据CbO和CrO。滤波单元11输出处理后的像素数 据PDFO。处理后的像素数据PDFO包括处理后的色差数据CbFO和CrFO。在一种实施方式中,图像旋转单元15进行图像的90度旋转、180度 旋转、垂直反转、水平反转等。坐标转换单元17进行图像的坐标转换, 以进行将任意多边形区域转换为具有不同形状的多边形区域的操作等。分 辨率转换单元14放大或縮小图像。JPEG单元19进行到/从JPEG格式的图像数据的编码/解码。外部I/F 单元20能够从外部存储介质4读取数据DD,也能够向外部存储介质写入 数据DD。显示单元18转换/输出信号,诸如用于LCD 5的信号CS和对应 于外部显示装置的视频信号VS。图4例示了滤波单元11的内部电路。如图4中所描述的,滤波单元 11包括线存储单元(line memory unit) 21、选择单元22、以及计算单元 23本文档来自技高网...

【技术保护点】
一种图像处理电路,包括: 存储器,被配置为存储从图像拾取元件取出的图像,其中,所述图像被写在所述存储器的二维存储区域的多行上;以及 滤波电路,被配置为当所述图像被写在所述存储器的所述二维存储区域的多行上时,对一行上的每个像素数据执行滤波处理。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:渡会祐司
申请(专利权)人:富士通微电子株式会社
类型:发明
国别省市:JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1