可编程逻辑器件乘法器模块布局方法、装置、设备及介质制造方法及图纸

技术编号:37592701 阅读:12 留言:0更新日期:2023-05-18 11:32
本申请属于集成电路技术领域,公开了一种可编程逻辑器件乘法器模块布局方法、装置、设备及介质。本申请提供的可编程逻辑器件乘法器模块布局方法包括:步骤S1:将可编程逻辑器件的乘法器模块的布局位置划分为第一区域、第二区域和第三区域;步骤S3:将所述乘法器模块的逻辑资源布局于所述第一区域,以及将所述可编程逻辑器件乘法器模块的乘法器资源布局于所述第二区域;步骤S4:为所述逻辑资源和所述乘法器资源配置可编程互连线,可编程互连线配置为:经所述第三区域连接所述逻辑资源和所述乘法器资源;本申请提供的可编程逻辑器件乘法器模块布局方法,使得高翻转率的乘法器模块运行时功耗分布更均匀,有效地避免了可编程逻辑器件电源跌落的问题。件电源跌落的问题。件电源跌落的问题。

【技术实现步骤摘要】
可编程逻辑器件乘法器模块布局方法、装置、设备及介质


[0001]本申请属于集成电路
,涉及可编程逻辑器件乘法器模块布局方法、装置、设备及介质。

技术介绍

[0002]电源跌落通常指加在用电器件上的电源电压降低到低于指标规定值,但尚未完全消失的一种状态,对于作为控制核心的芯片,当电源引脚上的电压下降到低于维持其正常工作的电压下限值,并且又没有彻底消失时,可能导致芯片进入逻辑混乱状态,影响芯片的运行。
[0003]可编程逻辑器件在开发过程中由于编译软件对芯片的余量不足,可能会遇到电源跌落,从而进一步加大了可编程逻辑器件的时序风险,最终导致时序违例,表现为功能失效。
[0004]现有解决可编程逻辑器件电源跌落的方法是为可编程逻辑器件布线密度高的区域重新规划布线,使该区域的布线密度降低,然而,在不改动功能模块内部资源布局位置的前提下降低布线密度的设计难度过高,进而导致项目周期长。

技术实现思路

[0005]本申请的目的在于提供一种可编程逻辑器件乘法器模块布局方法、装置、设备及介质,以解决可编程逻辑器件可能遇到的电源跌落的技术问题。
[0006]为解决上述技术问题,本申请的技术方案如下:
[0007]本申请提供一种可编程逻辑器件乘法器模块布局方法,所述方法包括:
[0008]步骤S1:将可编程逻辑器件的乘法器模块的布局位置划分为第一区域、第二区域和第三区域;
[0009]步骤S3:将所述乘法器模块的逻辑资源布局于所述第一区域,以及将所述可编程逻辑器件乘法器模块的乘法器资源布局于所述第二区域;
[0010]步骤S4:为所述逻辑资源和所述乘法器资源配置可编程互连线,所述可编程互连线配置为:
[0011]经所述第三区域连接所述逻辑资源和所述乘法器资源。
[0012]进一步地,所述可编程逻辑器件乘法器模块布局方法的步骤S1包括:
[0013]为所述可编程逻辑器件乘法器模块的布局位置设置区域约束,约束所述第一区域、所述第二区域和所述第三区域。
[0014]进一步地,所述可编程逻辑器件乘法器模块布局方法的步骤S3包括:
[0015]为所述逻辑资源设置区域约束,将所述逻辑资源约束至第一区域,以及为所述乘法器资源设置区域约束,将所述乘法器资源约束至第二区域。
[0016]进一步地,所述可编程逻辑器件乘法器模块布局方法的步骤S1之后,步骤S3之前还包括:
[0017]步骤S2:获取所述逻辑资源和所述乘法器资源共用的布局资源,将所述布局资源布局于所述第三区域。
[0018]进一步地,所述可编程逻辑器件乘法器模块布局方法的步骤S2包括:
[0019]为所述逻辑资源和所述乘法器资源共用的所述布局资源设置区域约束,将所述布局资源约束至所述第三区域。
[0020]基于上述可编程逻辑器件乘法器模块布局方法,本申请还提供一种可编程逻辑器件乘法器模块布局装置,所述装置包括:
[0021]区域设置模块,用于将所述可编程逻辑器件乘法器模块的布局位置划分为第一区域、第二区域和第三区域;
[0022]第一布局模块,用于将所述可编程逻辑器件乘法器模块的逻辑资源布局于所述第一区域,以及将所述可编程逻辑器件乘法器模块的乘法器资源布局于所述第二区域;
[0023]布线模块,用于为所述逻辑资源和所述乘法器资源配置可编程互连线,所述可编程互连线配置为:
[0024]经所述第三区域连接所述逻辑资源和所述乘法器资源。
[0025]进一步地,所述可编程逻辑器件乘法器模块布局装置,还包括:
[0026]第二布局模块,用于获取所述逻辑资源和所述乘法器资源之间的布局资源,将所述布局资源布局于所述第三区域。
[0027]基于上述可编程逻辑器件乘法器模块布局方法,本申请还提供一种电子设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现上述任一项的可编程逻辑器件乘法器模块布局方法的步骤。
[0028]基于上述可编程逻辑器件乘法器模块布局方法,本申请还提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现上述任一项所述的可编程逻辑器件乘法器模块布局方法的步骤。
[0029]相比于现有技术,本申请的有益效果在于:
[0030]本申请提供的可编程逻辑器件乘法器模块布局方法,通过将可编程逻辑器件中占用芯片余量大的乘法器模块内部的逻辑资源和算法资源分开布局布线,虽然占用了更多的芯片面积,但是通过本申请实施例提供的方法,使得高翻转率的乘法器模块运行时功耗分布更均匀,有效避免了可编程逻辑器件电源跌落的问题。
[0031]相比于现有技术只通过降低区域布线密度的方法,本申请提供的可编程逻辑器件乘法器模块布局方法只对可编程逻辑器件中占用芯片余量大的乘法器模块进行布局改动,设计难度远低于现有技术。
附图说明
[0032]为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0033]图1为本申请实施例提供的可编程逻辑器件乘法器模块布局方法的一种流程图。
[0034]图2为本申请实施例提供的一种可编程逻辑器件乘法器模块布局方法的另一种流程图。
[0035]图3为本申请实施例提供的可编程逻辑器件乘法器模块布局装置的一种示意图。
[0036]图4为本申请实施例提供的可编程逻辑器件乘法器模块布局装置的另一种示意图。
[0037]图5为本申请实施例提供的电子设备的示意图。
[0038]图6为本申请实施例提供的计算机存储介质的示意图。
具体实施方式
[0039]下面结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整的描述。应当明确,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0040]本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施。
[0041]FPGA(现场可编程门阵列,FieldProgrammableGateArray)和CPLD(Field ProgrammableGateArray,复杂可编程逻辑器件)是市场上主要类型的可编程逻辑器件,为了便于对本申请实施例进行说明,以下实施例将以FPGA为示例进行说明,但应当明确,本申请实施例提供的可编程逻辑器件乘法器模块布局方法同样适用于CP本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种可编程逻辑器件乘法器模块布局方法,其特征在于,包括:步骤S1:将可编程逻辑器件的乘法器模块的布局位置划分为第一区域、第二区域和第三区域;步骤S3:将所述乘法器模块的逻辑资源布局于所述第一区域,以及将所述可编程逻辑器件乘法器模块的乘法器资源布局于所述第二区域;步骤S4:为所述逻辑资源和所述乘法器资源配置可编程互连线,所述可编程互连线配置为:经所述第三区域连接所述逻辑资源和所述乘法器资源。2.如权利要求1所述的可编程逻辑器件乘法器模块布局方法,其特征在于,所述步骤S1包括:为所述可编程逻辑器件乘法器模块的布局位置设置区域约束,约束所述第一区域、所述第二区域和所述第三区域。3.如权利要求1所述的可编程逻辑器件乘法器模块布局方法,其特征在于,所述步骤S3包括:为所述逻辑资源设置区域约束,将所述逻辑资源约束至第一区域,以及为所述乘法器资源设置区域约束,将所述乘法器资源约束至第二区域。4.如权利要求1所述的可编程逻辑器件乘法器模块布局方法,其特征在于,所述步骤S1之后,所述步骤S3之前还包括:步骤S2:获取所述逻辑资源和所述乘法器资源共用的布局资源,将所述布局资源布局于所述第三区域。5.如权利要求4所述的可编程逻辑器件乘法器模块布局方法,其特征在于,所述步骤S2包括:为所述逻辑资源和所述...

【专利技术属性】
技术研发人员:包朝伟张旭华
申请(专利权)人:深圳市紫光同创电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1