一种基于APB控制的PMC异步唤醒控制方法及系统技术方案

技术编号:37500779 阅读:16 留言:0更新日期:2023-05-07 09:37
本发明专利技术公开了一种基于APB控制的PMC异步唤醒控制方法及系统;其中,所述方法包括:在PMC中的PMC唤醒触发单元接收到异步唤醒wakeup信号时,分别发送给PMC同步单元、PMC配置单元和PMC控制单元;PMC同步单元基于异步唤醒wakeup信号生成唤醒同步信号;PMC配置单元基于APB控制信号利用异步唤醒wakeup信号和唤醒同步信号生成唤醒同步配置信息,并发送至PMC控制单元;PMC控制单元生成唤醒使能信号;基于唤醒使能信号对PMC进行唤醒处理。在本发明专利技术实施例中,防止在异步唤醒信号对PMC唤醒时发生跑飞问题,并且实现在PMC被唤醒时的数据同步。同步。同步。

【技术实现步骤摘要】
一种基于APB控制的PMC异步唤醒控制方法及系统


[0001]本专利技术涉及电源管理
,尤其涉及一种基于APB控制的PMC异步唤醒控制方法及系统。

技术介绍

[0002]电源管理系统中的PMC(电源管理控制器)一般支持运行(RUN)、停止(STOP)和待机(STANDBY)三种模式;其中,运行模式为电源管理系统中芯片上电复位后进入,在运行模式下芯片所有电源、时钟以及功能模块处于正常工作状态;停止模式下,电源管理系统的电源模块保持供电,但关闭core clock核心时钟,CPU停止读写flash/sram,其他时钟源可以有电源管理系统决定是否开启;在待机模式下,电源管理系统功耗最低,电源管理系统关闭大部分数字电路电源,仅保留外部唤醒源,时钟模块保留128KHz低速时钟,flash进入deep power down或power off,sram进入retention状态。
[0003]在待机模式下,接收到外部异步唤醒源时,现有技术是直接对PMC进行唤醒,这时候,可能存在PMC在唤醒后无法实现数据同步的问题;同时可能导致在PMC处于正常运行模式状态,CPU处于掉电准备阶段,使得CPU和PMC的两个状态不同步,即CPU和PMC之间的状态无法达到同步,不能快速同步进入到RUN模式。

技术实现思路

[0004]本专利技术的目的在于克服现有技术的不足,本专利技术提供了一种基于APB控制的PMC异步唤醒控制方法及系统,防止在异步唤醒wakeup信号对PMC唤醒时发生跑飞问题,并且实现在PMC被唤醒时的数据同步。
[0005]为了解决上述技术问题,本专利技术实施例提供了一种基于APB控制的PMC异步唤醒控制方法,所述方法包括:
[0006]在PMC中的PMC唤醒触发单元接收到异步唤醒wakeup信号时,将所述异步唤醒wakeup信号分别发送给PMC同步单元、PMC配置单元和PMC控制单元;
[0007]所述PMC同步单元基于所述异步唤醒wakeup信号生成唤醒同步信号,并将唤醒同步信号发送至所述PMC配置单元和PMC控制单元;
[0008]所述PMC配置单元基于APB控制信号利用所述异步唤醒wakeup信号和所述唤醒同步信号生成唤醒同步配置信息,并将所述唤醒同步配置信息发送至所述PMC控制单元;
[0009]所述PMC控制单元根据所述异步唤醒wakeup信号、所述唤醒同步信号及唤醒同步配置信息生成唤醒使能信号;
[0010]基于所述唤醒使能信号对所述PMC进行唤醒处理。
[0011]可选的,所述PMC同步单元基于所述异步唤醒wakeup信号生成唤醒同步信号,还包括:
[0012]在所述述PMC同步单元接收到所述异步唤醒wakeup信号之后,根据所述异步唤醒wakeup信号进行信号同步处理,并生成唤醒同步信号。
[0013]可选的,所述PMC配置单元基于APB控制信号利用所述异步唤醒wakeup信号和所述唤醒同步信号生成唤醒同步配置信息,包括:
[0014]所述PMC配置单元在接收到所述异步唤醒wakeup信号后,基于所述APB总线将所述异步唤醒wakeup信号发送给CPU;
[0015]所述PMC配置单元接收所述CPU基于所述异步唤醒wakeup信号发送的APB控制信号,所述APB控制信号包含CPU当前工作频率;
[0016]所述PMC配置单元根据所述APB控制信号利用所述异步唤醒wakeup信号和所述唤醒同步信号进行配置处理,生成唤醒同步配置信息。
[0017]可选的,所述PMC控制单元根据所述异步唤醒wakeup信号、所述唤醒同步信号及唤醒同步配置信息生成唤醒使能信号,包括:
[0018]所述PMC控制单元生成访问指令对CPU记忆存储单元进行访问,并访问结果判断所述CPU记忆存储单元中是否存在CPU记忆操作;
[0019]若存在CPU记忆操作时,则所述PMC控制单元在所述CPU记忆存储单元内提取所述CPU记忆操作,并根据所述CPU记忆操作、所述异步唤醒wakeup信号、所述唤醒同步信号及唤醒同步配置信息生成唤醒使能信号;
[0020]若不存在CPU记忆操作时,则所述PMC控制单元根据所述异步唤醒wakeup信号、所述唤醒同步信号及唤醒同步配置信息生成唤醒使能信号。
[0021]可选的,所述唤醒使能信号包括唤醒da_en_vbg信号、唤醒da_en_mldo信号、唤醒da_en_fldo信号及唤醒da_firc_en信号。
[0022]可选的,所述基于所述唤醒使能信号对所述PMC进行唤醒处理,包括:
[0023]所述PMC控制单元基于所述唤醒使能信号在预设时钟周期内进行PMC系统上电处理;
[0024]在所述PMC系统上电后,控制sirc_clk开始震出时钟,并当flash device功耗模式为supplyon时,至少还需要1us时间,所述PMC退出standby模式。
[0025]可选的,所述在所述PMC系统上电后,还包括:
[0026]在所述当flash device低功耗模式为power off,在lash supplyon之后,需要经过tpup时间周期,将所述flash复位释放;其中tpup时间周期为1

16个sirc_clk周期。
[0027]可选的,所述PMC退出standby模式之后,还包括:
[0028]所述PMC由isolation disable阶段到normal run阶段的时间周期范围为1

16个sirc时钟周期;
[0029]且在进入PMC normal run阶段时,释放整个shut domain的复位。
[0030]可选的,所述方法还包括:
[0031]PMC模拟通信单元基于接收到的所述唤醒同步配置信息和所述唤醒使能信号与模拟单元相连接。
[0032]另外,本专利技术实施例还提供了一种基于APB控制的PMC异步唤醒控制系统,所述系统包括PMC唤醒触发单元、PMC同步单元、PMC配置单元、PMC控制单元及PMC模拟通信单元;其中,所述系统被配置为用于执行上述任意一项所述的PMC异步唤醒控制方法。
[0033]在本专利技术实施例中,在接收到异步唤醒wakeup信号之后,在PMC配置单元中根据APB控制信号利用异步唤醒wakeup信号和唤醒同步信号生成唤醒同步配置信息;这样一来
可以有效的防止在异步唤醒wakeup信号对PMC唤醒时发生跑飞问题;在PMC控制单元根据异步唤醒wakeup信号、唤醒同步信号及唤醒同步配置信息生成唤醒使能信号;并通过唤醒使能信号对PMC进行唤醒处理;即可实现在PMC被唤醒时的数据同步。
附图说明
[0034]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见的,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于APB控制的PMC异步唤醒控制方法,其特征在于,所述方法包括:在PMC中的PMC唤醒触发单元接收到异步唤醒wakeup信号时,将所述异步唤醒wakeup信号分别发送给PMC同步单元、PMC配置单元和PMC控制单元;所述PMC同步单元基于所述异步唤醒wakeup信号生成唤醒同步信号,并将唤醒同步信号发送至所述PMC配置单元和PMC控制单元;所述PMC配置单元基于APB控制信号利用所述异步唤醒wakeup信号和所述唤醒同步信号生成唤醒同步配置信息,并将所述唤醒同步配置信息发送至所述PMC控制单元;所述PMC控制单元根据所述异步唤醒wakeup信号、所述唤醒同步信号及唤醒同步配置信息生成唤醒使能信号;基于所述唤醒使能信号对所述PMC进行唤醒处理。2.根据权利要求1所述的PMC异步唤醒控制方法,其特征在于,所述PMC同步单元基于所述异步唤醒wakeup信号生成唤醒同步信号,还包括:在所述述PMC同步单元接收到所述异步唤醒wakeup信号之后,根据所述异步唤醒wakeup信号进行信号同步处理,并生成唤醒同步信号。3.根据权利要求1所述的PMC异步唤醒控制方法,其特征在于,所述PMC配置单元基于APB控制信号利用所述异步唤醒wakeup信号和所述唤醒同步信号生成唤醒同步配置信息,包括:所述PMC配置单元在接收到所述异步唤醒wakeup信号后,基于所述APB总线将所述异步唤醒wakeup信号发送给CPU;所述PMC配置单元接收所述CPU基于所述异步唤醒wakeup信号发送的APB控制信号,所述APB控制信号包含CPU当前工作频率;所述PMC配置单元根据所述APB控制信号利用所述异步唤醒wakeup信号和所述唤醒同步信号进行配置处理,生成唤醒同步配置信息。4.根据权利要求1所述的PMC异步唤醒控制方法,其特征在于,所述PMC控制单元根据所述异步唤醒wakeup信号、所述唤醒同步信号及唤醒同步配置信息生成唤醒使能信号,包括:所述PMC控制单元生成访问指令对CPU记忆存储单元进行访问,并访问结果判断所述CPU记忆存储单元中是否存在CPU记忆操作;若存在CPU记忆操作时,则所述PMC控制单元在所述CPU记忆存储单元内提取所述CPU记忆操作,并根据所述CPU记忆操作、所述异步唤...

【专利技术属性】
技术研发人员:周成梅陈婷黄志文
申请(专利权)人:深圳曦华科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1