【技术实现步骤摘要】
本专利技术涉及锁相环
,特别涉及一种具有格雷码控制的预分频器和电阻做 ESD的压控振荡器的锁相环。
技术介绍
在射频收发机中,锁相环往往是整个系统的核心。在发射机中,锁相环被用于频率 综合器产生发射信号或上变频发射信号,锁相环的频率精度和相位噪声直接决定了发射信 号的误差矢量幅度;在接收机中,锁相环常被用于产生下变频的本振信号,锁相环的频率精 度影响解调误码率,锁相环的相位噪声直接决定接收机的邻阶信道选择性。关于锁相环中的预分频器,为提高频率特性,传统的方法是采用减法器控制相位 选择器来实现,例如,采用减法器来控制输出相位向后切换来消除毛刺。但控制信号直接由 于逻辑延迟的不同会造成竞争,比如减法计数器输出从110切换到101时,由于逻辑延迟的 不同,先从110切换到111,再从111切换到101,这样相位选择器的输出就会出现一个毛 刺,严重时这个毛刺会被后续的分频电路识别成时钟,造成分频错误。对于锁相环中的压控振荡器,在CMOS (Complementary MetalOxide Semiconductor)工艺下,电感电容型谐振腔压控振荡器因为比环形振荡 ...
【技术保护点】
一种锁相环,其特征在于,所述锁相环包括:鉴频鉴相器,其输入端连接数字分频器的输出端和参考时钟;电荷泵,其输入端连接所述鉴频鉴相器的输出端;环路滤波器,其输入端连接所述电荷泵的输出端;压控振荡器,采用电阻作为静电释放保护,其控制电压输入端连接所述环路滤波器的输出端;键合线电感,连接在所述压控振荡器的差分输出端;缓冲器,其差分输入端连接到所述压控振荡器的差分输出端,其差分输出端连接到整个锁相环的差分输出端;预分频器,由格雷码控制,其差分信号输入端连接所述缓冲器的差分输出端,其控制信号输入端连接控制逻辑的第一输出端;以及数字分频器,其信号输入端连接所述预分频器的输出端,其控制输入 ...
【技术特征摘要】
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。