存储器装置中位线驱动器与页缓冲器电路系统的隔离制造方法及图纸

技术编号:37134323 阅读:26 留言:0更新日期:2023-04-06 21:32
一种处于存储器装置中的页缓冲器电路包含:逻辑元件,其经配置以执行关于一或多个存储器存取操作的一系列计算且生成与所述一系列计算相关联的多个计算结果;以及动态存储器元件,其与所述逻辑元件耦合且经配置以存储所述多个计算结果。所述页缓冲器电路另外包含:隔离元件,其耦合在所述逻辑元件与所述动态存储器元件之间,所述隔离元件在被激活时准许来自所述逻辑元件的计算结果传送到所述动态存储器元件;以及一或多个位线驱动器电路,其耦合到所述动态存储器元件且经配置以执行与所述一或多个存储器存取操作相关联且至少部分地基于存储在所述动态存储器元件中的所述多个计算结果的预充电操作。所述一或多个位线驱动器电路可至少部分地基于在解除激活述隔离元件以将所述逻辑元件与所述动态存储器元件断连的第一时间段期间存储于所述动态存储器元件中的第一计算结果来对存储器阵列执行第一预充电操作,且所述逻辑元件经配置以在所述第一时间段期间并行生成第二计算结果。第一时间段期间并行生成第二计算结果。第一时间段期间并行生成第二计算结果。

【技术实现步骤摘要】
【国外来华专利技术】存储器装置中位线驱动器与页缓冲器电路系统的隔离


[0001]本公开的实施例大体上涉及存储器子系统,且更具体地说,涉及存储器子系统的存储器装置中的位线驱动器与页缓冲器电路系统的隔离。

技术介绍

[0002]存储器子系统可包含存储数据的一或多个存储器装置。所述存储器装置可例如为非易失性存储器装置和易失性存储器装置。通常,主机系统可利用存储器子系统以在存储器装置处存储数据以及从存储器装置检索数据。
附图说明
[0003]根据下文给出的详细描述和本公开的各种实施例的附图,将更充分地理解本公开。
[0004]图1说明根据本公开的一些实施例的包含存储器子系统的实例计算系统。
[0005]图2A是说明根据本公开的一些实施例的实施位线驱动器与页缓冲器电路系统的隔离的存储器装置的框图。
[0006]图2B是说明根据本公开的一些实施例的实施位线驱动器与页缓冲器电路系统的隔离的存储器装置的电路图。
[0007]图3是说明根据本公开的一些实施例的实施位线驱动器与页缓冲器电路系统的隔离的存储器装置的操作的定时图。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种处于包括由多个位线形成的存储器阵列的存储器装置中的页缓冲器电路,所述页缓冲器电路包括:逻辑元件,其经配置以执行关于一或多个存储器存取操作的一系列计算且生成与所述一系列计算相关联的多个计算结果;动态存储器元件,其与所述逻辑元件耦合且经配置以存储所述多个计算结果;隔离元件,其耦合在所述逻辑元件与所述动态存储器元件之间,所述隔离元件在被激活时准许来自所述逻辑元件的计算结果传送到所述动态存储器元件;以及一或多个位线驱动器电路,其耦合到所述动态存储器元件且经配置以执行与所述一或多个存储器存取操作相关联且至少部分地基于存储于所述动态存储器元件中的所述多个计算结果的预充电操作,其中所述一或多个位线驱动器电路至少部分地基于在解除激活所述隔离元件以将所述逻辑元件与所述动态存储器元件断连的第一时间段期间存储在所述动态存储器元件中的第一计算结果来对所述存储器阵列执行第一预充电操作,且其中所述逻辑元件经配置以在所述第一时间段期间并行生成第二计算结果。2.根据权利要求1所述的页缓冲器电路,其中所述一或多个位线驱动器电路至少部分地基于在解除激活所述隔离元件以将所述逻辑元件与所述动态存储器元件断连的第二时间段期间存储在所述动态存储器元件中的所述第二计算结果来执行第二预充电操作,且其中所述逻辑元件经配置以在所述第二时间段期间并行生成第三计算结果。3.根据权利要求1所述的页缓冲器电路,其中所述隔离元件包括第一半导体装置,其中所述隔离元件响应于控制信号在所述半导体装置的栅极端处被断言而准许所述计算结果传送到所述动态存储器元件。4.根据权利要求1所述的页缓冲器电路,其中所述动态存储器元件包括一或多个半导体装置和相关联信号路由线,且其中所述第一时间段基于由所述一或多个半导体装置和所述相关联信号路由线呈现的电容。5.根据权利要求1所述的页缓冲器电路,其中所述第一计算结果包括所述多个位线中与第一存储器存取操作相关联的子集的指示。6.根据权利要求5所述的页缓冲器电路,其中为至少部分地基于存储在所述动态存储器元件中的所述第一计算结果对所述存储器阵列执行所述第一预充电操作,所述一或多个位线驱动器电路将预充电信号施加于由所述第一计算结果标识的所述多个位线的所述子集。7.根据权利要求1所述的页缓冲器电路,其中所述逻辑元件包括感测放大器(SA)锁存器。8.一种存储器装置,其包括:存储器阵列;以及控制逻辑,其以操作方式与所述存储器阵列耦合以执行包括以下各项的操作:激活耦合在逻辑元件与动态存储器元件之间的隔离元件以使由所述逻辑元件生成的第一计算结果存储在所述动态存储器元件中;将所述隔离元件解除激活第一时间段,其中所述存储器装置中的一或多个位线驱动器电路至少部分地基于存储在所述动态存储器元件中的所述第一计算结果而对所述存储器
阵列执行第一预充电操作,且所述逻辑元件在所述第一时间段期间与所述第一预充电操作并行地生成第二计算结果;以及在所述第一时间段结束时重新激活所述隔离元件以使由所述逻辑元件生成的所述第二计算结果存储在所述动态存储器元件中。9.根据权利要求8所述的存储器装置,其中所述控制逻辑用以执行包括以下各项的其它操作:将所述隔离元件解除激活第二时间段,其中所述存储器装置中的一或多个位线驱动器电路至少部分地基于存储在所述动态存储器元...

【专利技术属性】
技术研发人员:V
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1