像素电路、发光装置和图像形成装置制造方法及图纸

技术编号:3694888 阅读:140 留言:0更新日期:2012-04-11 18:40
本发明专利技术可以防止像素电路的错误工作。本发明专利技术的像素电路P具备:控制电路CTL、锁存电路(70)、缓冲电路(80)、供给电路(90)、和OLED元件(100)。结点Q的电位是由缓冲电路(80)的输出信号来给。从而,可以充分驱动供给电路(90)的驱动晶体管(93)。由此,可以使OLED元件(100)的发光亮度变大,可以改善像素之间的发光亮度的偏差。

【技术实现步骤摘要】

本专利技术涉及如有机发光二极管,利用了与电流量大小相适应发出相应大小的光的发光元件的像素电路、发光装置和图像形成装置
技术介绍
近几年,作为替代液晶元件的下一代的发光设备,正在关注着被叫做电致发光元件或发光聚合物元件等的有机发光二极管(Organic LightEmitting Diode,以下适当简称为「OLED元件」)。正在开发在1行设置多个这种OLED元件的行头作为曝光机构来利用的图像形成装置。在这种行头中,除了OLED元件以外,布置了多个用于驱动这些的晶体管包括在内的像素电路。例如,专利文献1中公开了1行的OLED元件所构成的行头。在此,多个像素电路是向一个方向排列,通过共同配线供给选择信号的同时,通过阵列配线供给数据信号。并且,如果选择信号变为现用,则向像素电路取入数据信号。特开平11-274569号公报(图2、段落号码0041~0043)但是,为了减少由于驱动晶体管接通(ON)时的电阻的偏差所引起的OLED元件的亮度的偏差,有必要使驱动晶体管接通时的电阻相对于OLED元件电阻充分小。为了使驱动晶体管接通时的电阻充分小,有必要使驱动晶体管的尺寸变大。然而,如果向驱动晶体管的栅极供给电流的前段的驱动电路的驱动能力低,则不能充分驱动其驱动晶体管。如果驱动能力不足的情况下,改变栅极电位需要长时间。因此,在所定时间内不能结束写入,而导致印刷质量的降低。
技术实现思路
本专利技术是鉴于上述的问题而进行的,其目的在于,提供能够充分驱动其驱动晶体管的像素电路、发光装置、和图像形成装置。为了解决上述的问题,涉及本专利技术的像素电路包括与驱动电流的大小相应的大小发光的发光元件;向所述发光元件供给所述驱动电流的驱动晶体管;在写入期间写入并存储其指示所述发光元件发光亮度的数据信号的存储电路;向所述驱动晶体管供给所述存储机构的输出信号的缓冲电路。根据本专利技术,在存储电路与驱动晶体管之间设置缓冲电路,所以,即使驱动晶体管的尺寸大,也能够充分驱动其驱动晶体管。另外,在发光元件,包含有机发光二极管、无机发光二极管等的发光二极管。在此,构成所述缓冲电路的晶体管中的利用于输出段的输出晶体管的尺寸和所述驱动晶体管的尺寸相比,小的为好。此种情况下,缓冲电路的输出晶体管的尺寸小,所以电路面积变小,并且,有可能减少缓冲电路的消费电流。在此,所谓晶体管的尺寸是指栅极的宽度为W、栅极的长度为L时,用W/L来给出。并且,所述输出晶体管的尺寸是所述缓冲电路的输出信号的上升时间设定成,短于某一个写入期间到下一个写入期间的时间为好。此种情况下,变为能够可靠控制驱动晶体管的接通·断开。所谓上升时间是指输出信号的电平从10%的电平变化到90%为止电平的时间。并且,所述缓冲电路也可以是由反相器所构成。此种情况下,驱动晶体管变为用二进制来被控制。其次,涉及本专利技术的发光装置是包括多个上述的像素电路;向所述多个像素电路供给所述数据信号的多个数据线;向所述存储电路供给其指示所述写入期间的信号的驱动电路。根据此专利技术,利用上述的像素电路,所以即使驱动晶体管的尺寸大,驱动晶体管也不会作错误工作。从而,可以防止发光元件的亮度的偏差,而可以大幅度提高发光质量。在上述的发光装置中,理想的是还具备在连接点分为第一电源配线和第二电源配线并供给电源信号的主电源线;所述第一电源配线是每一个连接在所述存储电路的每一个上;所述第二电源配线是每一个连接在所述缓冲电路的每一个上。为了驱动其驱动晶体管,缓冲电路是有必要通过大的电流。因此,有可能成为电源信号的电位变动的主要原因。根据本专利技术,向存储电路和缓冲电路供给的电源信号是利用了第一电源配线和第二电源配线,所以,可以减少由于消耗在缓冲电路的电流所引起的存储电路的电源信号变动。在此,优选所述第一电源配线的宽度比所述第二电源配线宽度宽。此种情况下,可以抑制供给在存储电路的电源信号的电位变动,所以更能减少存储电路的错误工作而提高可信度。另外,所述缓冲电路可以是连接在和所述驱动晶体管被连接的电源线同一的电源线。此种情况下,也能够使缓冲电路和存储电路的电源分离。另外,即使驱动晶体管连接缓冲电路,电源信号的电位变动不超过驱动晶体管的阈值为好。其次,涉及本专利技术的图像形成装置,其特征是具备照射光线来形成图像的感光体;向所述感光体照射光线而形成所述图像的头部;并在所述头部利用了上述的发光装置。此图像形成装置是在头部利用了上述的发光装置,所以可以在感光体上形成高质量图像成为可能。作为这样的图像形成装置可以包含打印机、复印机和复合机。附图说明图1是表示本专利技术的发光装置构成的框图。图2是该装置的像素电路的电路图。图3是该电路的时间图。图4是利用于该电路图的锁存电路70的等价电路图。图5是反相器电路图。图6是用于说明上升时间的结点Q的波形图。图7是表示理论用电源线La1和Lb1和驱动用电源线La2和Lb2的具体构成的说明图。图8是表示涉及第一变形例的理论用电源线La1和Lb1和驱动用电源线La2和Lb2的具体构成的说明图。图9是涉及第二变形例的像素电路的电路图。图10是表示图像形成装置之一例的纵断侧面图。图11是表示图像形成装置的其他例的纵断侧面图。图中10—发光装置(头部),P1~P89—像素电路,B1~B40—像素块,Ls1~Ls41—信号线,CTL—控制电路,70—锁存电路,80—缓冲电路,90—供给电路,93—驱动晶体管,100—OLED元件,D1~D89—数据信号,La1、Lb1—理论用电源线,La2、Lb2—驱动用电源线,La11、Lb11—第一理论用电源线,La12、Lb12—第二理论用电源线,100—OLED元件(发光元件),110Y、110M、110C、110K—感光体。具体实施例方式下面,结合附图说明本专利技术的实施方式。《发光装置》图1是表示涉及本专利技术的实施方式发光装置的框图。此发光装置是由作为图像形成装置的打印机头部10和其周围电路所构成。发光装置是作为头部10的周围电路,具备传输控制电路20、图像处理电路30、和电源电流40。传输控制电路20生成开始脉冲信号SP和时钟信号CLK。开始脉冲信号SP是在主扫描期间的开始中变为现用的信号。时钟信号CLK是给出成为主扫描基准的时间。图像处理电路30是输出并行形式的数据信号D1~D89。此例的数据信号D1~D89是指示OLED元件的点灯·熄灯的二进制信号。电源电路40是除了生成理论电路用的第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL之外,还生成第二高电位一侧的电源信号VDDEL和第二低电位一侧的电源信号VSSEL。头部10是行型的光头,具备区域A1~A3。在区域A1,形成像素块B1~B40、理论用电源线La1和Lb1以及驱动用电源线La2和Lb2。在区域A2,形成89条数据线L1~L89和交叉于这些的信号线Ls1~Ls40。在区域A3,形成移位寄存器50。像素块B1~B40是排列在X方向。并且,与X方向平行地布置数据线L1~L89、理论用电源线La1和Lb1以及驱动用电源线La2和Lb2。移位寄存器50是纵向接续连接多个单位移位电路(省略图示)而构成,按照时钟信号CLK按顺序移位开始脉冲信号SP,而生成移位信号SR1、SR2、…SR41。如图2所示,每一个移位信号SR1~SR41是本文档来自技高网...

【技术保护点】
一种像素电路,其特征在于,具备:发光与驱动电流的大小相应的大小之光的发光元件;向所述发光元件供给所述驱动电流的驱动晶体管;在写入期间写入并存储指示所述发光元件的发光亮度的数据信号的存储电路;向所述驱动晶体管供 给所述存储机构的输出信号的缓冲电路。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:神田荣二
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1