具有共享本地存储器的通信装置和方法制造方法及图纸

技术编号:3660063 阅读:164 留言:0更新日期:2012-04-11 18:40
提供一种通信装置和方法,包括:具有实现无线通信的数字信号处理器的信号调制器/解调器;以及具有控制多个外围设备的中央处理单元的应用处理器AP,以及由调制解调器和AP共享的一个存储器。该共享存储器由AP和调制解调器通过公共总线进行存取。多个外围设备至少包括图像捕获模块、显示器和闪速存储器中的至少一种。

【技术实现步骤摘要】

本专利技术涉及一种通信装置和方法,特别是涉及一种具有多个使用共享本地存储器的处理器和应用的通信装置和方法。
技术介绍
近来在半导体、无线电和软件技术方面取得的发展使诸如蜂窝式电话和PDA(个人数字助理)的可移动的通信装置的多种应用上成为可能。例如,用于无线通信的手提电话同样可用作PDA、照相机、游戏机装置等。这些应用以前是通过分离的独立装置获得的。在这些多种应用的通信装置中,通常至少具有两个集成电路芯片,每个芯片都具有一个或更多的处理器件。两个芯片中的一个用作调制器/解调器(“调制解调器”)。该调制解调器芯片包括一个用于信号处理目的的数字信号处理器(“DSP”),以实现与基站或其它通信装置进行无线通信。另外一个芯片是应用处理器(“AP”),这个应用处理器具有一个中央处理单元(“CPU”),这个中央处理单元用于操作各种功能和外围设备,例如照相机或图像捕获、显示、2D/3D引擎/存储器、数据库等。由于每个应用或外围设备以不同的平台来操作,因此通过用于各应用的专用特定接口,CPU可与每个应用和外围设备通信。这些不同的接口通常被嵌入到应用处理器(AP)芯片中。在通信装置中,为了存储数据和程序,每个AP芯片和调制解调器芯片具有各自的本地存储装置(RAM和ROM),它们是由各自的处理器进行控制。每个AP芯片和调制解调器芯片也运行各自的操作系统或平台。AP芯片和调制解调器芯片之间的通信是通过一个共享接口存储器及其各自的接口来实现的。图1给出了一个具有上述描述结构的常规通信装置的简化方框图,即具有用于操作应用或外围设备(诸如,照相机、LCD显示器、本地存储器RAM和ROM)的一个调制解调器芯片和一个应用处理器芯片。为了促进AP芯片和调制解调器芯片之间的通信,双端口SRAM作为共享接口存储器。每个芯片具有各自的存储控制器,用于控制本地RAM、ROM和共享接口存储器。图2给出了图1所示的常规通信装置的更详细的方框图。如图所示,AP芯片110包括一个控制外围设备的CPU111,其中外围设备可为LCD模块120、照相机模块130、存储器模块140。由于每个应用/外围设备具有自己的操作系统,因此对于各个应用就必须具有分离的接口或控制单元,例如,LCDC113控制LCD模块120、CAM控制器115控制照相机模块130、存储控制器117控制存储器模块140。而且,在芯片的不同插脚引线上,每个应用通过不同的总线连接到AP芯片110。例如,LCD模块1 20需要一个30脚总线来连接LCDC113,照相机模块130需要一个20脚总线来连接照相机控制器115,而存储模块140需要一个50脚总线来连接存储控制器117。为实现无线电通信功能,调制解调器芯片150包括一个DSP155和协处理器151。DSP155通过内部接口153与协处理器151进行通信。调制解调器芯片150通过存储控制器157连接到一个外部存储器模块160。AP芯片110和调制解调器芯片150之间的通信是由接口线170,并通过一个共享存储器(未示出)来实现的。单独的存储控制器119和159分别布置在AP芯片110和调制解调器芯片150中,并且独立地通过双端口共享接口存储器的各个端口进行存取。在诸如图1和图2所示的具有多种应用的蜂窝式电话的移动装置中,AP芯片110的物理尺寸比较大,这是由于需要大量的插脚引线和不同的总线和接口。而且,具有不同平台的多种应用程序的操作需要经CPU111持续的处理,因此,功率的消耗量将相应地变高。即使AP芯片和调制解调器芯片在一个公共平台上运行,例如在系列号为10/813,327的,申请日为2004年3月30日的美国专利申请中所批露的,在本文的全部内容中,引用该申请所公开的内容作为参考,在各个AP和调制解调器芯片中的分离的本地RAM和ROM装置仍然体现了资源的重复。因此,存在对一种具有多种应用、并将物理尺寸和功率的消耗量减到最小的移动通信装置和方法的需求。
技术实现思路
根据本专利技术一个实施例的一种通信装置包括信号调制器/解调器(调制解调器),其具有用于实现无线通信的数字信号处理器;应用处理器(AP),其具有用于控制多个外围设备的中央处理单元中央处理单元;以及共享存储器,用于存储调制解调器和AP所使用的数据,这些数据是调制解调器和AP可存取的,其中调制解调器和AP通过公共总线对共享存储器进行存取。优选地,该共享存储器是SDRAM、DDR SDRAM、和/或闪速存储器。闪速存储器是一个“与非”(NAND)类型的闪速存储器。AP、调制解调器和共享存储器最好由一个公共时钟计时(clock),其中数据从共享存储器的存取利用时钟的上升沿和下降沿,或者,其中从AP对共享存储器进行的数据存取是利用时钟的上升沿,而从调制解调器对共享存储器进行的数据存取是利用时钟的下降沿。根据优选的实施例,从AP对共享存储器进行的数据存储是利用时钟的下降沿,而从调制解调器对共享存储器进行的数据存取是利用时钟的上升沿,其中,从AP到调制解调器的通信利用时钟的上升沿或是下降沿中的一个沿,而从调制解调器到AP的通信则利用时钟的上升沿或是下降沿的另一个沿。共享存储器也能够由AP和调制解调器使用,用于存储接口控制数据。优选地,多个外围设备至少包括图像捕获模块和显示器中的至少一个。根据本专利技术的另一个实施例,提供一种用于存取通信装置中的共享存储器的方法,该通信装置具有用于实现无线通信的信号调制器/解调器(调制解调器)和具有中央处理单元的应用处理器(AP),该方法包括通过公共时钟对AP、调制解调器和共享的存储器进行计时;AP通过使用时钟上升沿和时钟下降沿中的一个沿从共享存储器中读取或存入CPU数据,调制解调器通过使用未被AP使用过的时钟上升沿和时钟下降沿中的另一个沿从共享存储器中读取或存入调制解调器数据,其中共享存储器由调制解调器和AP通过公共总线进行存取。优选地,共享存储器是一个SDRAM、DDR SDRAM、和/或闪速存储器。该闪速存储器是一个“与非”类型的闪速存储器。根据优选的实施例,从AP对存储器进行的数据存取是利用时钟的上升沿,而从调制解调器对共享存储器进行的数据存取是利用时钟的下降沿。该方法进一步包括利用时钟的上升沿和时钟的下降沿中的一个沿向AP中的AP地址寄存器存储地址数据;以及利用时钟的未被AP地址寄存器所用的另一个沿向调制解调器中的调制解调器地址寄存器中存储地址数据,共享存储器也能够通过使用AP和调制解调器来存储接口控制数据。根据本专利技术的另一个方面,提供一种通信装置,包括具有CPU的应用处理器;用于实施无线通信的调制解调器,其中AP和调制解调器接收公共时钟;以及将AP和调制解调器接口连接的接口,其中从AP生成的信号由公共时钟的第一跃迁边沿来计时,并且从调制解调器生成的信号由公共时钟的第二跃迁边沿来计时,第一跃迁边沿和第二跃迁边沿是相反的跃迁。该通信装置进一步包括由AP和调制解调器共享的一个存储器,其中存储器通过接口进行接口连接,同时,该接口由公共时钟计时。优选地,来自AP的数据通过以第一跃迁边沿来计时而被写入到存储器中,并且来自调制解调器的数据通过以第二跃迁边沿来计时而被写入到存储器中。该存储器进一步包括第一和第二地址寄存器,第一地址寄存器利用第一跃迁边沿对地址进行计时本文档来自技高网
...

【技术保护点】
一种通信装置,包括:信号调制器/解调器,即信号调制解调器,其具有用于实现无线通信的数字信号处理器;应用处理器AP,其具有用于控制多个外围设备的中央处理单元;以及 共享存储器,用于存储调制解调器和应用处理器所使用的数据 ,其中该数据可由调制解调器和应用处理器进行存取。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:徐云植
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1