当前位置: 首页 > 专利查询>夏普公司专利>正文

视频信号的数字记录和/或再现装置制造方法及图纸

技术编号:3620902 阅读:161 留言:0更新日期:2012-04-11 18:40
在一个用来磁记录和磁再现数字视频信号而进行数字视频信号的位速率缩减编码的数字VCR中,多个数据块的每一个都包括有由多个象素构成的数字视频信号,并且对于每块该数字视频信号进行编码。控制一代码数目,以便根据多个块的一个或多个块使代码数为恒定不变,并为了校正一可能的误差而进行编码,因而构成误差校正块。该误差校正块在一屏幕上彼此相邻,在一记录介质上彼此相邻。(*该技术在2013年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种视频信号的数字记录和/或再现装置,特别涉及一种用来进行一视频信号的位速率缩减编码以及在一记录介质上数字记录该编码视频信号的记录装置,一种能以一可变的或特殊的速率以数字形式记录来自其上记录有这种视频信号的记录介质的一视频信号的记录装置,以及一种具有这种数字记录和再现功能的记录/再现装置。近年来,研制了一种用来在一记录介质上数字地记录一视频信号和从该记录介质数字地再现该视频信号的装置。一种获得了实用的这样的典型装置称之为数字盒式录像机(后面称之为“数字VCR”)。在这种常规的数字VCR中,将巨大数量的信息减少到用于记录和再现的适当程度的位速率缩减码(带宽压缩)的一数字视频信号被记录在一磁带上,并利用一旋转头将其再现。附图说明图1的方框图概括地示出了一种使用位速率缩减编码方法的常规数字VCR的结构,例如,在日本专利公开号2-220270的专利中已披露了这种常规的数字VCR。参见图1,在记录期间,来自一视频信号源(未示出)的一数字视频信号被馈送到包含在一数字VCR中的一数据块正移电路101中,该数据块正移电路101将该数字视频信号分为若干块,每块由若干象素组成并具有一定的尺寸,在这些块的基础上重新排列该视频信号数据。然后,由该块正移电路101重新排列的数字视频信号被送至速率缩减编码电路102,在这里根据数据块对数据进行位速率缩减编码,以获得一适合于记录在磁带上的适量的信息。更准确地说,进入该位速度缩减编码电路102中的每块的视频信号是遵循众所周知的正交变换编码,并且根据每块的信息量遵循一可变长度编码。其结果是达到了该数据量的缩减,也就是达到了该视频信号的位速率缩减编码。该视频信号进而被馈送至一误差校正编码电路103。该误差校正编码电路103将一误差校正代码(奇偶性)加至该块数据上,这样遵循位速率缩减编码,并将其送到同步信号和ID信号应用电路104,该同步信号和ID信号加至该被馈送的视频信号上并将其提供给一调制电路105。调制电路105对该被馈送的信号进行调制并同时消除该直流(DC)成分并通过磁头106将其记录在一作为记录介质的一磁带107上的上述数据块上。在再现期间,被记录在磁带107上的数据通过磁头108被再现并由一解调电路109解调。该解调的视频信号被送至一同步信号和ID信号检测电路110,在这里进行同步信号和ID信号的检测。然后,该视频信号被送至一误差校正解码电路111。该误差校正解码电路111进行该应用的视频信号的误差校正。对每块该校正数据遵循可变长度解码和逆正交变换过程,由一解码和隐蔽电路112存贮每块的原始数据。另一方面,对于在该误差校正解码电路111中没有进行误差校正的数据部分进行一视频信号的隐蔽过程。因此遵循于误差校正和解码过程的数据被送至一块消正移电路113,在那里该数据以与记录系统的块正移电路101相反的方式被重新排列。其结果是,该视频信号以原始方式而被排列,也就是以在记录期间同样的形式被再现。该块消正移电路113的数据信号被适当地输出,并被提供给一监视器等(未示出)。如上所述的基于块处理视频信号的数字VCR与基于象素处理视频信号的数字VCR(即DI格式数字VCR)相比具有如下的优点。在该视频信号是基于块处理的情况下,以一特定速率(例如高速)的再现通常是显示属于多个不同信息组的图象数据作为一屏幕上的再现图形而实现的。更准确地说,在信号的处理是基于象素进行和该被正移的象素被记录和以来自一磁道的高速被再现的情况下,属于多个信息组的图象数据被分散在整个图形中,这样在图形中不会产生反常的不连续情况,因而图形可以具有很好的质量。同时,在数据是根据包括有多个象素块而被记录,并且是以一高速率而被再现的情况下,属于不同信息组的各块可以彼此相邻,并且在两个这种小块之间的边界可被视觉地识别出。如果大量的属于不同信息组的小块以连续不断的混合方式被再现,那么这种边界也会连续不断地被产生,其结果是该被再现的图形似乎是应用了一种镶嵌图形的处理,结果是高速率再现的再现图形的质量明显地降低。因此,本专利技术的一个目的是提供一种一视频信号的数字记录和/或再现装置,在该装置中以一特定速率再现的一再现图形的质量被得以改进。本专利技术的另一个目的是提供一种视频信号的数字记录和/或再现装置,该装置可以防止在由一高速率再现所再现的图象中出现镶嵌图形。根据本专利技术,一种用于数字地记录一数字视频信号的数字记录装置包括一个用来构成多个块(每块包括有多个象素的数字视频信号)的电路;一个用来对多个块的每块的数字视频信号编码的电路;一个用来根据多个块的一个或多个块来控制一代码数量为恒定不变以便构成一固定长度块的电路;一个用来在再现期间对编码的固定长度块进行误差校正以构成误差校正块的电路;一个用来重新排列该误差校正块,以便使包括在该块中的该误差校正块在一屏幕上是彼此相邻,在一记录介质上是彼此相邻的电路;该屏幕是被水平和/或垂直地分为N(N是一正整数)个矩形区域,并且该N个矩形区域的数据是被分别记录在N个磁道上;以及一个用来在该记录介质上记录该被重新排列的误差校正块的装置。根据本专利技术的另一方面,一种用来数字地再现如上所述的被记录的一数字视频信号的装置,包括一个检测(以一可变速率)在记录介质上记录的误差校正块的装置;一个用来将被检测的误差校正块重新排列成原始顺序的电路,该原始顺序是按原先的记录而建立的;一个用来重新构成固定长度块的电路(该块是在该记录期间构成的),应用一误差校正去处理被重新排列的误差校正块并因而校正在再现期间产生的误差;一个用来对由每个重建固定长度块所构成的每块的数字视频信号进行解码的电路;一个用来当该误差校正电路不能校正其误差时,使每块的隐蔽的内容对被再现图象的影响减小(该影响可以由一误差而导致)的电路;和一个用来存贮被编码的数字视频信号排列的电路,该被编码的数字视频信号排列的电路,该被编码的数字视频信号的排列是根据在记录期间所建立的每个所述由每个固定长度块构成的块的数字视频信号的排列而排列的。因而,作为一个主要优点,本专利技术可以防止以一特定速率被再现的一图形的镶嵌变形,因而可以实现一个很好的视觉质量的高速率再现的图形,由于该误差校正块被重新排列,因而包括在该块中的该误差校正块在该屏幕上是彼此相邻的,在该记录介质上是彼此相邻的,并且该屏幕被分为N(N是一正整数)个矩形区域,该矩形区域以水平和/或垂直方向安置并且各个矩形区域的数据被分别记录在N个磁道上。本专利技术的前述和其它的目的、特征、观点和优点当结合附图从下面对本专利技术的详细说明而变得更为明显。图1是一常规数字VCR结构的框图;图2示出了根据本专利技术的一实施例的一数字VCR结构的框图;图3示出了本专利技术的第一实施例中的磁头的配置;图4示出了本专利技术的第一实施例中一屏幕上的矩形区域;图5示出了本专利技术的第一实施例在一数字VCR中一磁带上的磁道的数据配置;图6示出了在一高速率再现期间,本专利技术的第一实施例的一数字VCR的一磁带所构成的记录磁道和一磁头的一条轨迹之间的关系;图7A和图7B示出了在相对低的速率再现时第一实施例的效果;图8A和图8B示出在相对高的速率再现时第一实施例的效果;图9示出在本专利技术的第一实施例中在一四重速率再现期间在一磁带上所构成的记录磁道和一磁头的一条轨本文档来自技高网...

【技术保护点】
一种用来数字地记录所提供的数字视频信号的数字记录装置,包括:用来构成多个数据块,每块包括有多个象素的数字视频信号的装置(1);用来对所述多个数据块的每一个所述数字视频信号进行编码的装置(2);根据所述多个数据块的一个或多个块用来控制一代码数目为恒定值以构成一个固定长度块的装置(3);用来将在再现期间所形成的所述固定长度块进行误差校正以构成误差校正块的装置(4);用来重新排列所述误差校正块以便被包括在所述块中的所述误差校正块在一屏幕上是彼此相邻,在一记录介质上是彼此相邻的,所述屏幕是被水平和/或垂直地分为N(N是一正整数)个矩形区域,并且所述N个矩形区域的数据是被分别记录在N个矩形区域的数据是被分别记录在N个磁道上的装置;和用来在所述记录介质上记录所述被重新排列的误差校正块的装置(6)。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:高仓英一
申请(专利权)人:夏普公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1