一种烧结保险丝的方法及其电路结构技术

技术编号:36185751 阅读:8 留言:0更新日期:2022-12-31 20:49
本发明专利技术提供一种烧结保险丝的方法及其电路结构,该方法包括以下步骤:提供充放电模块、直流电源及待加工芯片,所述充放电模块包括串联的电容与电阻,所述待加工芯片上具有预设数量的待烧结保险丝;将所述直流电源连接至所述充放电模块以给所述电容充电,待所述电容满电后断开所述直流电源与所述充放电模块的连接;将所述充放电模块连接至选中的所述待烧结保险丝的两端以使所述电容放电,待选中的所述待烧结保险丝烧结后断开所述放电电路。本发明专利技术的烧结保险丝的方法可以实现满足各类烧结产品的烧结要求,不会对电源和器件造成损坏,有效提高生产良率和效率。本发明专利技术的烧结保险丝的电路结构能够有效提高生产良率和效率,降低生产成本。成本。成本。

【技术实现步骤摘要】
一种烧结保险丝的方法及其电路结构


[0001]本专利技术属于集成电路生产领域,涉及一种烧结保险丝的方法及其电路结构。

技术介绍

[0002]常规的用于调节电压的芯片初始时芯片上设置有多组通过保险丝相互连接的特定规格的电阻,而实际应用时针对应用场合的不同,生产厂家需要对芯片上的多组电阻进行加工从而得到特定的满足需要的芯片产品,一般的加工方法是将部分电阻之间的保险丝进行烧结而保留剩余电阻之间的保险丝的完整性,使烧结了保险丝的电阻失去调节电压或电容的作用,后续芯片将通过剩余电阻达到调节电压或电容的器件功能。
[0003]目前,请参阅图1,显示为现有技术中烧结保险丝的电路结构示意图,将独立电源11与调节电阻12及待处理芯片13上的待处理保险丝14两端连接形成闭合电路,通过独立电源 11向闭合电路中固定输出电压,利用调节电阻13来调节经过待处理保险丝14的电流,从而将待处理芯片13上特定电阻之间的待处理保险丝14烧结。该方法需要连接独立电源14,且只能够满足一些稳压产品的烧结工艺。随着生产技术的更新换代,待烧结芯片产品的类型越来越多,复杂程度逐渐升级,各类产品的保险丝烧结时对烧结电流和烧结时间的要求不同,导致采用现有方法烧结时要么烧不断保险丝,要么烧结时损坏独立电源,甚至烧坏保险丝所在芯片的器件,严重影响生产效率和良率。
[0004]因此,如何提供一种烧结保险丝的方法及其电路结构,以实现满足各类烧结产品的烧结要求,不会对电源和器件造成损坏,有效提高生产良率和效率,成为本领域技术人员亟待解决的一个重要技术问题。<br/>[0005]应该注意,上面对技术背景的介绍只是为了方便对本申请的技术方案进行清楚、完整的说明,并方便本领域技术人员的理解而阐述的。不能仅仅因为这些方案在本申请的
技术介绍
部分进行了阐述而认为上述技术方案为本领域技术人员所公知。

技术实现思路

[0006]鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种烧结保险丝的方法及其电路结构,用于解决现有技术中采用常规烧结保险丝的方法对待烧结保险丝进行烧结时造成的电流过小导致待烧结保险丝烧不断或者电流过大损坏电源或器件,不能满足各类烧结产品的烧结要求的问题。
[0007]为实现上述目的及其他相关目的,本专利技术提供一种烧结保险丝的方法,包括以下步骤:
[0008]提供充放电模块、直流电源及待加工芯片,所述充放电模块包括串联的电容与电阻,所述待加工芯片上具有预设数量的待烧结保险丝;
[0009]将所述直流电源连接至所述充放电模块以给所述电容充电,待所述电容满电后断开所述直流电源与所述充放电模块的连接;
[0010]将所述充放电模块连接至选中的所述待烧结保险丝的两端以使所述电容放电,待
选中的所述待烧结保险丝烧结后断开所述放电电路。
[0011]可选地,所述直流电源的负极接地,所述待加工芯片接地。
[0012]可选地,所述电容包括固定电容或可变电容。
[0013]可选地,所述电阻包括固定电阻或可变电阻。
[0014]可选地,所述直流电源输出的电压范围是2V~20V。
[0015]可选地,所述待加工芯片包括用于调节电压的芯片或用于调节电容的芯片。
[0016]可选地,所述待烧结保险丝的材质包括铝或铝锑合金。
[0017]可选地,所述待烧结保险丝的烧结电流范围是500毫安~1000毫安。
[0018]可选地,所述待烧结保险丝的烧结时间范围是1毫秒~3毫秒。
[0019]本专利技术还提供一种烧结保险丝的电路结构,包括充放电模块及直流电源,所述充放电模块包括串联的电容与电阻,所述电路结构包括第一使用状态与第二使用状态,在所述第一使用状态下,所述直流电源连接至所述充放电模块以给所述电容充电,待所述电容满电后断开所述直流电源与所述充放电模块的连接,在所述第二使用状态下,所述充放电模块用于连接至选中的待烧结保险丝的两端以使所述电容放电并烧结选中的所述待烧结保险丝。
[0020]如上所述,本专利技术的烧结保险丝的方法包括以下步骤:提供充放电模块、直流电源及待加工芯片,所述充放电模块包括串联的电容与电阻,所述待加工芯片上具有预设数量的待烧结保险丝;将所述直流电源连接至所述充放电模块以给所述电容充电,待所述电容满电后断开所述直流电源与所述充放电模块的连接;将所述充放电模块连接至选中的所述待烧结保险丝的两端以使所述电容放电,待所述待烧结保险丝烧结后断开所述放电电路。本专利技术的烧结保险丝的方法可以实现满足各类烧结产品的烧结要求,不会对电源和器件造成损坏,有效提高生产良率和效率。本专利技术的烧结保险丝的电路结构能够有效提高生产良率和效率,降低生产成本。
附图说明
[0021]图1显示为现有技术中烧结保险丝的方法中电路结构示意图。
[0022]图2显示为本专利技术的烧结保险丝方法的步骤流程图。
[0023]图3显示为本专利技术的烧结保险丝的方法中执行步骤S1后得到的电路结构示意图.
[0024]图4显示为一种用于调节电压的芯片的结构示意图。
[0025]图5显示为图4中Ⅰ部分的局部放大图。
[0026]图6显示为本专利技术的烧结保险丝的方法中执行步骤S2后得到的电路结构示意图。
[0027]图7显示为本专利技术的烧结保险丝的方法中执行步骤S3后得到的电路结构示意图。
[0028]元件标号说明
[0029]11独立电源
[0030]12调节电阻
[0031]13待处理芯片
[0032]14待处理保险丝
[0033]21充放电模块
[0034]211电容
[0035]212电阻
[0036]22直流电源
[0037]23待加工芯片
[0038]24待烧结保险丝
[0039]25定值电阻
[0040]26保险丝
[0041]S1~S3步骤
具体实施方式
[0042]以下通过特定的具体实例说明本专利技术的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本专利技术的其他优点与功效。本专利技术还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本专利技术的精神下进行各种修饰或改变。
[0043]请参阅图2至图7。需要说明的是,本实施例中所提供的图示仅以示意方式说明本专利技术的基本构想,遂图式中仅显示与本专利技术中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0044]实施例一
[0045]本实施例提供一种烧结保险丝的方法,请参阅图2,显示为本实施例的烧结保险丝的方法的步骤流程图,包括以下步骤:
[0046]S1:提供充放电模块、直流电源及待加工芯片,所述充放电模块包括串联的电容与电阻,所述待加工芯片上具有预设数量的待烧结保险丝;
[0047]S2:将所述直流电源连接至所述本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种烧结保险丝的方法,其特征在于,包括以下步骤:提供充放电模块、直流电源及待加工芯片,所述充放电模块包括串联的电容与电阻,所述待加工芯片上具有预设数量的待烧结保险丝;将所述直流电源连接至所述充放电模块以给所述电容充电,待所述电容满电后断开所述直流电源与所述充放电模块的连接;将所述充放电模块连接至选中的所述待烧结保险丝的两端以使所述电容放电,待选中的所述待烧结保险丝烧结后断开所述放电电路。2.根据权利要求1所述的烧结保险丝的方法,其特征在于,所述直流电源的负极接地,所述待加工芯片接地。3.根据权利要求1所述的烧结保险丝的方法,其特征在于:所述电容包括固定电容或可变电容。4.根据权利要求1所述的烧结保险丝的方法,其特征在于:所述电阻包括固定电阻或可变电阻。5.根据权利要求1所述的烧结保险丝的电路结构,其特征在于:所述直流电源输出的电压范围是2V~20V。6.根据权利要求1所述的烧结保险...

【专利技术属性】
技术研发人员:钱鸣镝汪明
申请(专利权)人:上海积塔半导体有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1