具有双侧不对称解码器的存储器操作制造技术

技术编号:35852292 阅读:15 留言:0更新日期:2022-12-07 10:36
如所描述,一种设备可包含对应于存储器地址的存储器单元及形成所述存储器单元的至少一部分的存取线。所述设备可包含与耦合到所述存取线的第一末端的第一递送驱动器相关联的第一解码器及与耦合到所述存取线的另一末端的第二递送驱动器相关联的第二解码器。的第二递送驱动器相关联的第二解码器。的第二递送驱动器相关联的第二解码器。

【技术实现步骤摘要】
【国外来华专利技术】具有双侧不对称解码器的存储器操作

技术介绍

[0001]此章节意在向读者介绍可能与本技术的各个方面相关的各个技术方面,在下文中描述及/或主张这些方面。相信此论述有助于为读者提供背景信息,以促进对本公开的各个方面的较佳理解。因此,应理解,应鉴于此来阅读这些陈述,而非作为对现有技术的认可。
[0002]大体来说,计算系统包含处理电路,例如一或多个处理器或其它合适的组件,及存储器装置,例如芯片或集成电路。一或多个存储器装置可在例如双列直插式存储器模块(DIMM)的存储器模块上用于存储处理电路可存取的数据。举例来说,基于计算系统的用户输入,处理电路可请求存储器模块从其存储器装置检索对应于用户输入的数据。在一些情况下,所检索的数据可包含固件或可由处理电路执行以执行操作的指令,及/或可包含待用作操作的输入的数据。此外,在一些情况下,从操作输出的数据可存储于存储器中,以便实现从存储器后续检索数据。
[0003]存储器装置中的一些包括可通过接通将存储器单元(例如,电容器)与字线或位线耦合的晶体管来存取的存储器单元。相反,阈值型存储器装置包括通过在存储器单元上提供电压来存取的存储器装置,其中基于存储器单元的阈值电压而存储数据值。举例来说,数据值可基于是否超出存储器单元的阈值电压,且响应于在存储器单元上提供的电压,存储器单元传导电流。所存储的数据值可例如通过施加足以改变存储器单元的阈值电压的电压来改变。阈值型存储器单元的一个实例可为交叉点存储器单元。
[0004]利用阈值型存储器,字线及位线用于传输相应存储器单元的选择信号。选择信号可包含由电压电平表征的信号,所述电压电平用于将数据保存到存储器单元中或从存储器单元检索数据。字线及位线可经由解码电路(例如,解码器)耦合到选择信号源。在标准“被子(quilt)”架构中,解码器可耦合到字线的一侧或位线的一侧。此设计可产生至少两个类别的存储器单元(例如,相对接近解码器的存储器单元及相对更远离解码器的存储器单元)。相对更靠近解码器安置的存储器单元可在经选择时受例如可由到解码器的低电阻路径引起的电容尖峰困扰。然而,相对更远离解码器安置的存储器单元可在编程期间受例如可由到解码器的高电阻路径引起的低电流递送振幅困扰。改进到存储器单元的选择信号递送(例如,改进传输到存储器单元的选择信号振幅的均一性)的方法可为所要的。
附图说明
[0005]在阅读以下详细描述且参看图式之后可更好地理解本公开的各个方面,在图式中:
[0006]图1为根据实施例的存储器的一部分的框图;
[0007]图2为根据实施例的图1的存储器的部分的图式;
[0008]图3为根据实施例的图2的存储器阵列的侧视图;
[0009]图4为根据实施例的描绘双重终止位线的图2的存储器阵列的平面图;
[0010]图5为根据实施例的描绘双重终止字线的图2的存储器阵列的平面图;
[0011]图6为根据实施例的用于经由图4及5的双重终止位线及/或字线来驱动信号的驱
动电路的图式;
[0012]图7为根据实施例的用于使用图6的驱动电路从图2的存储器阵列选择存储器单元的过程的流程图;
[0013]图8为根据实施例的用于支持图4及5的双重终止位线及/或字线的图6的驱动电路的图式;且
[0014]图9为根据实施例的可包含图2的存储器阵列的存储器装置的框图。
具体实施方式
[0015]当介绍本公开的各种实施例的元件时,数词“一(a/an)”及“所述(the/said)”意在表示存在元件中的一或多者。术语“包括”、“包含”及“具有”意在为包含性的,且意指除所列元件之外可能存在额外元件。下文将描述本文中所描述的本实施例的一或多个特定实施例。为致力于提供对这些实施例的简明描述,在本说明书中可能不描述实际实施方案的全部特征。应了解,在任何此类实际实施方案的开发中,如同在任何工程或设计项目中,必须制定多个实施特定的决策以达成开发者的特定目标,例如遵从系统相关及商业相关的约束,所述约束可从一个实施方案到另一实施方案变化。此外,应了解,此类开发努力可能是复杂且耗时的,但仍然可为受益于本公开的所属领域的一般技术人员的设计、加工及制造的常规任务。
[0016]存储器通常包含具有耦合到至少两个存取线的每一存储器单元的存储器单元阵列。举例来说,存储器单元可耦合到位线及字线。如此,每一存取线可耦合到大量存储器单元。为选择存储器单元,与用于存储器单元的第一存取线相关联的解码器电路及与用于存储器单元的第二存取线相关联的解码器电路可均在相应存取线上提供电压及/或电流。通过将电压及/或电流施加到相应存取线,可存取存储器单元,以便将数据写入到存储器单元及/或从存储器单元读取数据。
[0017]由于每一存取线可耦合到较大数目的存储器单元,故每一存储器单元可具有与存取线的相应解码器电路的不同物理距离。另外,由于存储器单元与选择信号源之间的距离可不同,故与每一存储器单元相关联的寄生负载可基于距离而变化。寄生负载可包含用于形成存取线的金属迹线的电阻,及与金属迹线及相关联解码器电路两者相关联的寄生电容。如此,每一存储器单元可由于其相应解码器电路而具有不同相关联寄生负载。当相应解码器电路将电压及/或电流提供到存取线时,与每一存储器单元相关联的寄生负载可影响每一存储器单元接收的电压及/或电流(例如,选择信号)。即,在由存取线的解码器电路提供到存取线的电压可对于与存取线相关联的每一存储器单元相同时,由特定存储器单元接收的电压的电压及时序可由于其沿着存取线相对于解码器电路的特定位置(例如解码器电路与存储器单元之间的物理距离)而不同于沿着相同存取线的其它存储器单元。
[0018]考虑到前述内容,当将选择信号提供到存储器单元时,较大电压及/或电流可用于补偿影响安置于存取线的末端处的存储器单元的任何寄生负载。这可导致递送到更靠近解码器安置的存储器单元的电流尖峰及/或电压尖峰(例如,大于电压或电流的阈值量的电压或电流)。因此,改进存储器单元阵列的设计以改进选择信号的递送(例如,电流尖峰及/或电压尖峰的可能性及/或发生减少)可为所要的。
[0019]存储器装置的架构可利用双极性解码器。双极性解码器可能够将正选择信号及负
选择信号两者提供到存储器单元。此外,这些双极性解码器可耦合到存取线的每一侧(例如,位线的两个末端,字线的两个末端),使得最远存储器单元距其最近解码器的距离减小一半,这是由于例如先前在存取线的末端处的存储器单元现耦合到解码器。当双极性解码器耦合到存取线的任一末端时,在此配置中耦合的双极性解码器可称作双侧双极性解码器(例如,双侧解码器),这是由于双极性解码器耦合到存取线的两个末端。使用双侧解码器可减小最远存储器单元距其对应解码器的距离,这是由于存取线的先前断开末端现能够耦合到双侧解码器。双侧解码器可实现从存取线的两个末端驱动存取线。对于包括存储器单元的多个叠组的存储器装置,应注意,双侧解码器可用于每一相应叠组。
[0020]在一些情况下,不同解码电路可用于存取线的任一末端上。举例来说,尖峰本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种设备,其包括:存储器阵列,其包括安置于由存储器地址界定的位置处的目标存储器单元;存取线,其经配置以形成所述目标存储器单元的至少一部分;第一解码器,其与第一递送驱动器相关联,其中所述第一解码器耦合到所述存取线的第一末端;及第二解码器,其与第二递送驱动器相关联,其中所述第二解码器耦合到所述存取线的第二末端。2.根据权利要求1所述的设备,其包括:控制电路,其经配置以执行包括下述者的操作:确定所述第二递送驱动器比所述第一递送驱动器更靠近由所述存储器地址界定的所述位置安置;响应于确定所述第二递送驱动器更靠近由所述存储器地址界定的所述位置安置,在所述第二递送驱动器之前激活所述第一递送驱动器;及激活所述第二递送驱动器以选择用于存储器操作的所述目标存储器单元。3.根据权利要求1所述的设备,其中所述第一解码器与选择器驱动器相关联,且其中所述控制电路经配置以在激活所述第一递送驱动器或所述第二递送驱动器中的任一者之前激活所述选择器驱动器。4.根据权利要求1所述的设备,其中所述存取线经配置以至少部分地通过安置于在所述目标存储器单元形成于其中的平面以上的平面中来形成所述目标存储器单元的至少所述部分。5.根据权利要求4所述的设备,其中所述目标存储器单元至少部分地由安置于字线触点与位线触点之间的选择装置材料形成,其中所述存取线包括所述字线触点或所述位线触点中的一者。6.根据权利要求1所述的设备,其中所述存储器阵列包括相变存储器、3D XPoint
TM
存储器或其任何组合中的至少一者。7.根据权利要求1所述的设备,其中所述操作包括至少部分地与所述第一递送驱动器及所述第二递送驱动器同时激活第三递送驱动器及第四递送驱动器。8.根据权利要求7所述的设备,其中所述第三递送驱动器及所述第四递送驱动器均对应于与所述目标存储器单元相关联的字线,且其中所述存取线对应于与所述目标存储器单元相关联的位线。9.根据权利要求7所述的设备,其中所述第三递送驱动器及所述第四递送驱动器均对应于额外目标存储器单元。10.根据权利要求1所述的设备,其中所述操作包括:作为先前选择操作的部分来确定递送到所述目标存储器单元的信号的极性,其中所述第一解码器包括与输出的第一极性相关联的第三递送驱动器,且其中所述第一递送驱动器与输出的第二极性相关联;及作为所述先前选择操作的部分来至少部分地基于递送到所述目标存储器单元的所述信号的所述极性而确定不激活所述第三递送驱动器。11.一种用于操作控制电路的方法,其包括:
接收指示所述控制电路选择存储器单元的命令,其中所述存储器单元界定于位线与字线之间,其中所述位线及所述字线中的每一者经配置以在不同解码器处终止,其中第一双极性解码器包括第一递送驱动器,且第二双极性解码器包括第二递送驱动器;确定所述第一递送驱动器比所述第二递送驱动器更...

【专利技术属性】
技术研发人员:F
申请(专利权)人:美光科技公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1