一种动态平衡运放失调电压的应用电路制造技术

技术编号:35518053 阅读:13 留言:0更新日期:2022-11-09 14:35
本实用新型专利技术公开了电力电子领域内的一种动态平衡运放失调电压的应用电路,包括运放U2B,其特征在于:运放U2B分别与减法电路和AMP放大器相连,AMP放大器与滤波器相连,信号滤波器与差分输出信号发生器相连,差分输出信号发生器与模拟数字转换器相连,模拟数字转换器与单片机相连,单片机与数字模拟转换器相连,数字模拟转换器与低通滤波电路相连,低通滤波电路与差分放大电路相连,差分放大电路与减法电路相连;最终实现差分输出信号发生器输出的两路电压值之差为零,达到平衡电压能够平衡输入失调电压的影响,本实用新型专利技术可以用于运放电压输出的动态调平衡。输出的动态调平衡。输出的动态调平衡。

【技术实现步骤摘要】
一种动态平衡运放失调电压的应用电路


[0001]本技术涉及电力电子领域内的失调电压平衡电路。

技术介绍

[0002]输入电压加在运放的输入端,由于运放的输入失调都是存在的,有大有小,不可避免,产生的原因是晶体管制造工艺造成的,于晶体管的参杂工艺参差不齐,导致晶体管参数各异,在相同的条件下,显示出来的电气特性各式各样。具体涉及到运算放大器的内部结构。由于运放里面的结构上理论上对称设计的,但是实际过程中无法做到完全一样的对称。输入电压经过运放处理后,其输出的电压存在偏差,因此需要对这一偏差进行纠正。

技术实现思路

[0003]本技术的目的是提供一种动态平衡运放失调电压的应用电路,实现输入失调电压不为零时,对输出结果不精确的修正。
[0004]为实现上述目的,本技术提供了一种动态平衡运放失调电压的应用电路,包括运放U2B,其特征在于:运放U2B分别与减法电路和AMP放大器相连,AMP放大器与滤波器相连,信号滤波器与差分输出信号发生器相连,差分输出信号发生器与模拟数字转换器相连,模拟数字转换器与单片机相连,单片机与数字模拟转换器相连,数字模拟转换器与低通滤波电路相连,低通滤波电路与差分放大电路相连,差分放大电路与减法电路相连。
[0005]与现有技术相比,本技术的有益效果在于,将输入信号Uin经过减法电路与运放连接,之后输出一个电压,该电压经过AMP放大器的信号放大处理后,由滤波器做信号滤波处理,最终再由差分输出信号发生器处理得到差分输出两路电压,这两路电压值由模拟数字转换器进行比较后传递给单片机,由单片机判断两者之差是否为零,若不为零,则由单片机将将该数据发送给数字模拟转换器,由数字模拟转换器输出一个平衡电压,平衡电压经过低通滤波电路和差分放大电路后输出的电压值由减法电路处理后,由运放U2B再输出一个电压,该电压反复多次重复上述过程,最终实现差分输出信号发生器输出的两路电压值之差为零,达到平衡电压能够平衡输入失调电压的影响,本技术可以用于运放电压输出的动态调平衡。
[0006]作为本技术的进一步改进,减法电路包括电阻R6,电阻R6一端与输入信号Uin相连,电阻R6另一端与运放U2B的6号脚相连,运放U2B的5号脚经电阻R7接地,运放U2B的7号脚与AMP放大器相连,运放U2B的6号脚和7号脚之间连接有电容C3,电容C3与电阻R5并联,电阻R5与电阻R4相连,电阻R4与差分放大电路相连,运放U2B的8号脚和4号脚分别与+7.5V和

7.5V相连。
[0007]这样输入信号Uin经电阻R6输入至运放U2B中,运放U2B的输出经过电阻R4、电阻R5和电阻R7将差分放大电路输出的电压相减,消除输入失调电压,经过反复多次的循环消除后,实现差分输出信号发生器输出的两路电压值之差为零,进而此时的运放U2B的输出电压即为准确的电压。
[0008]作为本技术的进一步改进,差分放大电路包括运放U2A,运放U2A的1号脚与电阻R4相连,运放U2A的1号脚和2号脚之间连接有电阻R3,运放U2A的2号脚与电阻R2相连,电阻R2分别与2.5V电源和电容C1相连,电容C1接地,运放U2A的3号脚与低通滤波电路相连,运放U2A的8号脚和4号脚分别与+7.5V和

7.5V相连。
[0009]这样运放U2A的负极输入端经过电阻R2以及电容C1加载2.5V电压,运放U2A的正极输入端加载的平衡电压,经过电阻R3后使得运放U2A输出的电压范围为0

2.5V,用于与运放U2B的输出进行相减,从而到调衡后的输出电压。
[0010]作为本技术的进一步改进,低通滤波电路包括电阻R1和电容C2,电阻R1的两端分别与数字模拟转换器和运放U2A的3号脚相连,电容C2的一端与运放U2A的3号脚相连,电容C2的另一端接地。
[0011]这样能够通过电阻R1和电容C2构成了一阶低通滤波电路,有效阻止高频信号的流通,提高平衡电压的稳定性。
[0012]作为本技术的进一步改进,数字模拟转换器包括DAC芯片AD5664,单片机包括芯片LPC1830,DAC芯片AD5664的1号脚与电阻R1相连,DAC芯片AD5664的8号脚、7号脚以及6号脚分别与芯片LPC1830的123号脚、118号脚以及124号脚相连,DAC芯片AD5664的9号脚与+5V电源相连,DAC芯片的10号脚与+2.5V电源相连。
[0013]这样通过SPI通讯线将单片机的芯片LPC1830和DAC芯片AD5664连接起来,更好地将数字量信号转化为模拟量信号,从而输出运放U2B能够识别的平衡电压信号。
[0014]作为本技术的进一步改进,模拟数字转换器包括ADC芯片ADS1278,ADC芯片ADS1278的3号脚和4号脚分别与差分输出信号发生器的两个输出端相连,ADC芯片ADS1278的11号脚、28号脚、20号脚以及12号脚分别与芯片LPC1830的70号脚、120号脚、32号脚以及34号脚相连。
[0015]这样通过ADC芯片ADS1278将模拟量信号转化为单片机能够识别的数字量信号,由单片机来两路差分信号进行识别判断两者之差是否为零。
[0016]作为本技术的进一步改进,低通滤波电路靠近运放U2A设置,这样能够防止连接导线过长带来的信号干扰。
附图说明
[0017]图1为本技术电路图。
具体实施方式
[0018]下面结合附图对本技术进一步说明:
[0019]如图1所示的一种动态平衡运放失调电压的应用电路,包括运放U2B,其特征在于:运放U2B分别与减法电路和AMP放大器相连,AMP放大器与滤波器相连,信号滤波器与差分输出信号发生器相连,差分输出信号发生器与模拟数字转换器相连,模拟数字转换器与单片机相连,单片机与数字模拟转换器相连,数字模拟转换器与低通滤波电路相连,低通滤波电路与差分放大电路相连,差分放大电路与减法电路相连。
[0020]减法电路包括电阻R6,电阻R6一端与输入信号Uin相连,电阻R6另一端与运放U2B的6号脚相连,运放U2B的5号脚经电阻R7接地,运放U2B的7号脚与AMP放大器相连,运放U2B
的6号脚和7号脚之间连接有电容C3,电容C3与电阻R5并联,电阻R5与电阻R4相连,电阻R4与差分放大电路相连,运放U2B的8号脚和4号脚分别与+7.5V和

7.5V相连。
[0021]差分放大电路包括运放U2A,运放U2A的1号脚与电阻R4相连,运放U2A的1号脚和2号脚之间连接有电阻R3,运放U2A的2号脚与电阻R2相连,电阻R2分别与2.5V电源和电容C1相连,电容C1接地,运放U2A的3号脚与低通滤波电路相连,运放U2A的8号脚和4号脚分别与+7.5V和

7.5V相连。
[0022]低通滤波电路包括电阻R1和电容C2,电阻R1的两端分别与数字模拟转换器和运放U2A的3号脚相连,电容C2的一本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种动态平衡运放失调电压的应用电路,包括运放U2B,其特征在于:运放U2B分别与减法电路和AMP放大器相连,AMP放大器与滤波器相连,信号滤波器与差分输出信号发生器相连,差分输出信号发生器与模拟数字转换器相连,模拟数字转换器与单片机相连,单片机与数字模拟转换器相连,数字模拟转换器与低通滤波电路相连,低通滤波电路与差分放大电路相连,差分放大电路与减法电路相连。2.根据权利要求1所述的一种动态平衡运放失调电压的应用电路,其特征在于:减法电路包括电阻R6,电阻R6一端与输入信号Uin相连,电阻R6另一端与运放U2B的6号脚相连,运放U2B的5号脚经电阻R7接地,运放U2B的7号脚与AMP放大器相连,运放U2B的6号脚和7号脚之间连接有电容C3,电容C3与电阻R5并联,电阻R5与电阻R4相连,电阻R4与差分放大电路相连,运放U2B的8号脚和4号脚分别与+7.5V和

7.5V相连。3.根据权利要求2所述的一种动态平衡运放失调电压的应用电路,其特征在于:差分放大电路包括运放U2A,运放U2A的1号脚与电阻R4相连,运放U2A的1号脚和2号脚之间连接有电阻R3,运放U2A的2号脚与电阻R2相连,电阻R2分别与2.5V电源和电容C1相连,电容C1接地,运放U2A的3号脚与低通滤波电路相连,运放U2A的8号脚和4号...

【专利技术属性】
技术研发人员:仲维勇李宝广高媛
申请(专利权)人:扬州晶明科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1