一种适用于图像传感器的时钟传输电路制造技术

技术编号:35400321 阅读:19 留言:0更新日期:2022-10-29 19:31
本实用新型专利技术提供一种适用于图像传感器的时钟传输电路,涉及时钟传输电路技术领域。该适用于图像传感器的时钟传输电路采用多个D触发器级联,通过异步转同步的方式消除电路中可能产生的亚稳态;在时钟传输线路上引入NBTI效应抑制信号NBTI_REDUCE,当系统处于待机或低功耗模式时,可通过设置NBTI_REDUCE的状态让时钟传输线上PMOS强制关断,从而起到抑制NBTI的作用;在时钟传输电路上还引入了可调控的延迟电路,提高了信号间传输的匹配度。本实用新型专利技术提高时钟输出精度,解决了图像传感器时钟传输存在偏差的技术问题。输存在偏差的技术问题。输存在偏差的技术问题。

【技术实现步骤摘要】
一种适用于图像传感器的时钟传输电路


[0001]本技术涉及时钟传输电路
,具体涉及一种适用于图像传感器的时钟传输电路。

技术介绍

[0002]目前用于图像传感器模数转换的时钟传输电路主要通过中继器简单串联组成,但是,单一的使用中继器串联所构成的时钟传输线,很容易造成时钟输出到远端计数器的时钟信号丢失。输入到近端的计数器的时钟信号同时钟远端的计数器相比存在偏差时,输出成像就会产生偏差,影响成像品质,难以输出满足高精度图像传感器要求的时钟信号。
[0003]计数时钟丢失主要有控制信号失真导致时钟丢失和受物理环境影响导致时钟信号自身丢失这两种情况。控制信号失真通常是控制信号和时钟异步处理冲突导致的。时钟信号经过中继器传输到分频器/计数器等电路后会与内部时钟控制信号做“与”、“或”等处理。异步处理的数字电路中控制信号的传输延迟是不可避免的,当传输延迟过大时就会造成setup time/hold time不足,从而产生的亚稳态。处于亚稳态期间的输出电平是无法确定的,呈现为0~1间的振荡。不确定的输出给到“与门”,“或门”等逻辑电路时,极容易产生毛刺、相位反转等误动作。由于在分频电路和计数电路中这种结构很多,当输入带毛刺的时钟信号后,计数器以一个不准确的计数值转换当前采集的模拟量,最终造成成像偏差。
[0004]除了控制信号导致时钟信号丢失外,还存在受物理环境影响导致时钟信号自身丢失的情况,表现为芯片处于非常态的环境时,电路中MOS管的电学参数的退化如阈值电压偏移、跨导和漏电流变动等问题。时钟传输电路中常表现为PMOS的负偏压温度不稳定性(即NBTI效应)。图像传感器处于待机、低功耗时,时钟传输电路中常用的基本电路结构如中继器、与门、或门等电路的PMOS开关管会持续打开,导致漏电流降低,阈值电压偏移,使得时钟信号上升沿上升变缓,同时由于电路中的中继器、与门等都是级联的,这种上升沿变缓的现象会一级一级的不断叠加,最终时钟信号传输到远端时时钟信号的上升沿过缓导致了时钟信号的电平宽度被削掉。

技术实现思路

[0005]本技术的目的在于克服现有技术的缺点,提供了一种适用于图像传感器的时钟传输电路。通过设置多个级联的D触发器,并在时钟传输电路上引入NBTI效应抑制信号和多个Delay单元组成的延迟电路,解决了时钟丢失导致远近端计数器输入时钟不一致的技术问题。
[0006]本技术的目的通过以下技术方案来实现:
[0007]一种适用于图像传感器的时钟传输电路,包括多个级联的D触发器和延迟电路,每个D触发器级联的时钟输入端连接同一个时钟信号;第一级D触发器输入控制信号,上级D触发器的输出作为下级触发器的输入,最后一级D触发器输出连接分频电路输入端;时钟信号通过延迟电路连接分频电路输入端,与最后一级D触发器输出信号做“与”处理;在时钟传输
线路上引入NBTI效应抑制信号;延迟电路用于调节时钟信号输入到分频电路的延迟量。
[0008]可选或优选地,本时钟传输电路采用三个级联的D触发器;触发器一的输出作为触发器二的输入,触发器二的输出连接到触发器三的输入,触发器三的输出和时钟做“与”处理后输出到分频电路。
[0009]可选或优选地,时钟传输电路中的时钟中继器、D触发器、分频电路和计数电路中所包含的与门、或门均引入了NBTI效应抑制信号NBTI_REDUCE。
[0010]可选或优选地,所述延迟电路多个Delay单元;每个所述Delay单元均通过多个反相器组成的Delay电路产生延迟;上一级Delay单元的输出作为下一级的输入,实现Delay的叠加。
[0011]可选或优选地,所述Delay单元的数量为四个。
[0012]可选或优选地,所述反相器包括P沟道型MOS管MP1、MP2,N沟道型MOS管MN1、MN2;MOS管MP1的源极接入电源VDD;所述MOS管MP1的栅极连接MOS管MN1的栅极;所述MOS管MP1的漏极连接MOS管MN1的漏极;所述MOS管MN1的源极连接MOS管MN2的漏极;所述MOS管MN2的源极接地;所述MOS管MN2的栅极接入复位信号XR;所述MOS管MP1的栅极和所述MOS管MN1的栅极的公共端为反相器的输入端;所述MOS管MP2的源极接入电源VDD;所述MOS管MP2的栅极接入复位信号XR;所述MOS管MP2的漏极、MOS管MP1的漏极和MOS管MN1的漏极的公共端为反相器的输出端。
[0013]基于上述技术方案,本技术的有益效果包括:
[0014](1)本技术的多触发器级联方式解决了亚稳态输出导致时钟丢失的问题;
[0015](2)本技术通过引入NBTI抑制系统解决NBTI不良导致时钟丢失的问题,提高时钟输出精度,并提高了系统使用寿命;
[0016](3)本技术的延迟电路实现电路中的延迟可调的功能,提高信号间传输匹配度,提高芯片的成品率。
附图说明
[0017]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
[0018]图1为本技术的时钟传输电路结构图;
[0019]图2为本技术的触发器级联示意图;
[0020]图3为本技术的延迟电路内部结构示意图;
[0021]图4为本技术中Delay单元内部结构示意图;
[0022]图5为级联触发器消除亚稳态示意图;
[0023]图6为时钟中继器引入NBTI效应抑制信号示意图;
[0024]图7为反相器的结构示意图。
具体实施方式
[0025]为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本实用新
型实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本技术的一部分实施例,而不是全部的实施例,在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
[0026]在一个优选的实施例中,如图1所示:一种适用于图像传感器的时钟传输电路,采用3个D触发器级联,通过异步转同步的方式消除电路中可能产生的亚稳态;在时钟传输线路上引入NBTI效应抑制信号NBTI_REDUCE,当系统处于待机或低功耗模式时,可通过设置NBTI_REDUCE的状态让时钟传输线上PMOS强制关断,从而起到抑制NBTI的作用;在时钟传输电路上还引入了可调控的延迟电路,提高了信号间传输的匹配度。
[0027]其中,如图2所示,触发器时钟输入端连接到同一个时钟信号,触发器一的输出作为触发器二的输入,再将触发器二的输出连接到触发器三的输入,再将触发器三的输出和时钟做“与”处理输出到后级电路。如图5所示,由于控制信号EN传输延迟导致触发器一输出亚稳态,在一定时间内振荡,待振荡过后触发器二本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种适用于图像传感器的时钟传输电路,包括分频电路和计数电路,其特征在于:还包括多个级联的D触发器和延迟电路,其中:每个D触发器级联的时钟输入端连接同一个时钟信号;第一级D触发器输入控制信号,上级D触发器的输出作为下级触发器的输入,最后一级D触发器输出连接分频电路输入端;时钟信号通过延迟电路连接分频电路输入端,与最后一级D触发器输出信号做“与”处理;在时钟传输线路上引入NBTI效应抑制信号。2.根据权利要求1所述的一种适用于图像传感器的时钟传输电路,其特征在于:采用三个级联的D触发器;触发器一的输出作为触发器二的输入,触发器二的输出连接到触发器三的输入,触发器三的输出和时钟做“与”处理后输出到分频电路。3.根据权利要求1所述的一种适用于图像传感器的时钟传输电路,其特征在于:时钟传输电路中的时钟中继器、D触发器、分频电路和计数电路中所包含的与门、或门均引入了NBTI效应抑制信号NBTI_REDUCE。4.根据权利要求1所述的一种适用于图像传感器的时钟传输电路,其特征在于:所述延迟电路多个Delay单元...

【专利技术属性】
技术研发人员:ꢀ七四专利代理机构
申请(专利权)人:四川创安微电子有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1