同步电路装置制造方法及图纸

技术编号:3536344 阅读:137 留言:0更新日期:2012-04-11 18:40
一个同步电路装置包括一个多路复用/多路解复用单元,它通过不断选择每个被发送数据包的连续比特序列中一个预定部分的比特位和比特值,以便预定校验计算得出一个预定值(例如“0”),来将一个连续定向比特流分解成互相连续、定义明确的数据包,从而确定相邻两个数据包之间的边界,其中为了确定校验计算能给出预定值的范围,要计算属于接收数据包并与一个连续比特序列预定部分的连续比特序列,在计算结果一致时,根据所选部分的比特序列就确定了两个相邻数据包之间的边界,在多路复用操作中,合成一个数据包的比特流出现在一组输入连接和一个输出连接上,在多路解复用操作中则反之,其特征在于,每个输入比特流借助于控制模块或控制逻辑(4,9),通过在各比特流的串-并变换器中插入与同步对应的时间延迟来实现同步;得到的并行格式同步比特流可以通过控制模块或控制逻辑(4)送到存储器(5),存储器再通过缓冲器电路(6)和并-串变换器(7)将比特流送至输出连接(8)。(*该技术在2014年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:K·S·M·布赫尔加德
申请(专利权)人:艾利森电话股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利