用于噪声降低的互补数据流制造技术

技术编号:34075728 阅读:25 留言:0更新日期:2022-07-11 17:37
一种用于降低电源噪声的方法和系统,包括接收一数据速率的主数据流。主数据流包括具有0或1的逻辑值的比特流。然后,分割主数据流以产生第一组较低速率数据流和第二组较低速率数据流。处理第二组较低速率数据流,以反转较低速率数据流的比特的逻辑值,从而产生经处理的较低速率数据流。组合第一组较低速率数据流与经处理的较低速率数据流,以产生互补数据流。然后,用数据处理系统并发处理主数据流和互补数据流,该并发处理降低了电源上的噪声。该并发处理降低了电源上的噪声。该并发处理降低了电源上的噪声。

【技术实现步骤摘要】
【国外来华专利技术】用于噪声降低的互补数据流


[0001]本专利技术涉及数据处理系统中的噪声降低,尤其涉及用于产生和使用互补数据流来降低噪声的系统和方法。

技术介绍

[0002]高效和准确的数据通信和处理对于实现高速通信至关重要。许多系统利用数据通信,包括互联网、数据中心、电信和点对点通信系统。
[0003]数据通常是一系列逻辑0和1值,它们形成高速数据流。当数据流通过通道时,它会受到通道的影响。现有技术中的挑战之一是准确接收和处理数据流。在对数据进行处理以便在通道上传输或进行后续处理的情况下,重要的是保持数据和处理环境没有噪声,从而不会降级正在处理的数据或处理环境。
[0004]当处理数据信号或数据流时,数据信号的逻辑电平之间的每次转变都从电源节点汲取电流。因此,每次转变都会降低电源节点上的电压,这将噪声或抖动引入电源节点。电源节点上的这种噪声可能损坏正在处理的数据,并且在多通道系统中,还会耦合到其它通道,从而干扰其它通道的操作。
[0005]一种提议的解决方案是利用多个电容器来平滑电源节点的瞬变。然而,电容器增加了附加的成本,消耗了宝贵的空间,并且没有完全解决问题。所公开的系统克服了现有技术中的缺点,并提供了附加的好处。

技术实现思路

[0006]一种用于降低信号中的噪声的方法,包括接收高数据速率的主数据流,该主数据流包括具有逻辑值的比特流。然后,分割主数据流以产生第一组一个或多个较低速率数据流和第二组一个或多个较低速率数据流。然后处理第二组较低速率数据流,以反转形成第二组较低速率数据流的比特的逻辑值,从而产生一个或多个经处理的较低速率数据流。该方法组合第一组一个或多个较低速率数据流与一个或多个经处理的较低速率数据流,以产生互补数据流。用数据处理系统并发处理主数据流和互补数据流,以降低向数据处理系统提供电流的电源上的噪声。
[0007]组合的步骤可以包括交织。在一个实施例中,分割包括将主数据流转换成第一组中的第一较低速率数据流和第二组中的第二较低速率数据流。互补数据流在主数据流没有逻辑电平转变的每个时钟周期具有逻辑电平转变。在一个实施例中,组合的步骤由串行器执行。用数据处理系统处理主数据流和互补数据流并发发生,以从电源建立随时间的恒定的平均电流汲取。预期这种方法可以发生在交叉点开关中。
[0008]还公开了一种用于降低由于信号处理的电源上的噪声的方法,包括接收主数据流,使得主数据流包括具有逻辑值的比特流。然后产生互补数据流。互补数据流具有与主数据流相反的转变模式,使得在主数据流具有逻辑电平转变的时钟周期,互补数据流不转变,并且在主数据流没有逻辑电平转变的时钟周期,互补数据流具有转变。然后用数据处理系
统并发处理主数据流和互补数据流,以降低电源上的噪声,使得电源向数据处理系统提供电流。
[0009]多个数据处理系统可以共享电源。在一种配置中,并发处理主数据流和互补数据流包括在同一时间并且在非常接近的相邻路径上进行处理。在一个实施例中,该方法还包括在处理之后传输或缓冲主数据流,并且将互补数据流端接于开路。由于并发处理主数据流和互补数据流产生来自电源的总体恒定的平均功率汲取,所以电源上噪声的降低发生。这种操作方法可以发生在多通道交叉点开关中,并且噪声的降低发生在多通道交叉点开关的其它通道中。
[0010]本文还公开了一种用于重定时和恢复数据流并降低噪声引入的系统。该实施例包括时钟和数据恢复模块,被配置为接收主数据流以恢复主数据流的时钟和定时。互补数据流生成单元被配置为生成互补数据流。互补数据流在主数据流没有逻辑电平转变的每个时钟周期具有逻辑电平转变。信号处理单元被配置为并发处理主数据流和互补数据流,以产生经处理的主数据流和经处理的互补数据流。提供发送器来传输经处理的主数据流。电源被配置为向信号处理单元提供电流。由于主数据流和互补数据流在一起考虑时在每个时钟周期具有逻辑电平转变,所以电源具有稳定的平均电流汲取。
[0011]在一个实施例中,信号处理单元包括一个或多个反相器和一个或多个多路复用器。互补数据流生成单元可以包括被配置为处理主数据流和时钟信号以生成互补数据流的逻辑元件。信号处理单元可以是多通道交叉点开关。在一种配置中,经处理的互补数据流被端接到开路。
[0012]本专利技术的其他系统、方法、特征和优点对于本领域技术人员来说,在研究了以下附图和详细描述后将会变得显而易见。所有这些附加的系统、方法、特征和优点都包含在本说明书中,包含在本专利技术的范围内,并且受到所附权利要求的保护。
附图说明
[0013]附图中的组件不一定是按比例绘制的,而是强调说明本专利技术的原理。在附图中,在不同的视图中,相同的附图标记表示相应的部分。
[0014]图1A示出了示例性第一使用环境的框图。
[0015]图1B示出了示例性第二使用环境的框图。
[0016]图1C示出了示例性第三使用环境的框图。
[0017]图2A示出了示例性现有技术数据流。
[0018]图2B示出了与图2A的数据流相关联的电流汲取和移动平均电流的现有技术时间对齐的图。
[0019]图3A示出了示例性数据流。
[0020]图3B示出了图3A的互补数据流。
[0021]图3C示出了与图3A和图3B的数据流相关联的电流汲取和移动平均电流的时间对齐的对应图。
[0022]图4A示出了数据流映射的传统方法。
[0023]图4B示出了产生互补数据流的方法。
[0024]图5示出了具有互补数据路径的示例性多通道系统的框图。
[0025]图6示出了被配置为产生互补数据流的逻辑元件的框图。
[0026]图7示出了用于产生互补数据流的系统的另一个示例实施例的框图。
[0027]图8示出了示例操作方法的操作流程图。
[0028]图9示出了替代示例操作方法的操作流程图。
具体实施方式
[0029]为了克服现有技术的缺点并提供附加的好处,公开了响应于主数据流产生互补数据流,该互补数据流具有在主数据流没有逻辑电平转变的每个时钟周期建立逻辑电平转变的转变模式。对于存在转变的主数据流中的时钟周期,互补数据流没有瞬变,但是对于主数据流没有转变的时钟周期,互补数据流具有瞬变。因此,互补数据流可以被认为是转变相反的数据流。
[0030]图1A示出了使用本专利技术的示例环境。在一个示例实施例中,本文公开的方法和装置用于在第一站104和第二站108之间传送数据。数据可以通过任何路径、导体或通道112传输。导体或通道112可以包括但不限于一个或多个金属导体、光学通道或自由空间通信,诸如无线电或其他频率通信,或任何其他类型的通道。如果第一站104和第二站108之间的距离很大,则可能需要一个或多个中继器116A、116B来处理数据,使得数据可以到达期望的站并被恢复。如所理解的,中继器116可以包括接收信号并在向前重发信号之前将信号恢复或放大到期望格式的设备。还可以设想,除了所示的那些之外,还可以存在中继器116或站,或者一些系统可以被本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种用于降低信号中的噪声的方法,包括:接收第一数据速率的主数据流,所述主数据流包括具有逻辑值的比特流;分割所述主数据流以产生第二数据速率的第一组一个或多个数据流和第二数据速率的第二组一个或多个数据流;处理第二组数据流以反转形成所述第二组中的数据流的比特的逻辑值,从而产生一个或多个经处理的数据流;组合所述第一组一个或多个数据流与所述一个或多个经处理的数据流,以产生互补数据流;以及用数据处理系统并发处理所述主数据流和所述互补数据流,以降低向所述数据处理系统提供电流的电源上的噪声。2.根据权利要求1所述的方法,其中,组合包括交织。3.根据权利要求1所述的方法,其中,分割包括将所述主数据流转换成第一组中的第一数据流和第二组中的第二数据流。4.根据权利要求1所述的方法,其中,所述互补数据流在所述主数据流没有逻辑电平转变的每个时钟周期具有逻辑电平转变。5.根据权利要求1所述的方法,其中,所述组合由串行器执行。6.根据权利要求1所述的方法,其中,用数据处理系统并发处理所述主数据流和所述互补数据流从所述电源建立恒定的平均电流汲取。7.根据权利要求1所述的方法,其中,所述方法发生在交叉点开关中。8.一种用于降低由于信号处理引起的电源上的噪声的方法,包括:接收主数据流,所述主数据流包括具有逻辑值的比特流;产生互补数据流,所述互补数据流具有与所述主数据流相反的转变模式,使得在所述主数据流具有逻辑电平转变的时钟周期,所述互补数据流不转变,并且在所述主数据流没有逻辑电平转变的时钟周期,所述互补数据流具有转变;用数据处理系统并发处理所述主数据流和所述互补数据流,以降低电源上的噪声,使得所述电源向所述数据处理系统提供电流。9.根据权利要求8所述的方法,其中,多个数据处理系统连接到所述电源并...

【专利技术属性】
技术研发人员:NAP诺德诺
申请(专利权)人:MACOM技术解决方案控股公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1