运放设计的电流平衡方法技术

技术编号:3402115 阅读:178 留言:0更新日期:2012-04-11 18:40
一种关于运放设计的电流平衡方法,其特征在于:利用控制电路对输入运放内部晶体管的电流进行有效的监测,动态的平衡流经这些晶体管的电流。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种关于运放(Operational Amplifier)设计的电流平衡方法。
技术介绍
目前,运放设计时,偏置电流是通过电流镜(current mirror)来指定的,如图1所示。这种运放设计方法在输入为小信号时,运放能够正常工作。如果输入信号为大信号,例如输入信号幅度接近电源电压(supply),这时,NMOS输入对管N1、N2导通,而PMOS输入对管P1、P2关断,N5、N6需要电流I以维持其工作在饱和区,而N3、N4只能提供电流I/2,从而有可能迫使N5、N6进入线性区,运放的增益显著下降。当输入信号幅度接近电源地(ground)时,也会遇到同样的问题。特别地,对于恒定输入跨导全摆幅(constant-gm rail-to-rail)运放,当输入信号偏置在VDD/2时,PMOS输入对管P1、P2和NMOS输入对管N1、N2都导通,它们注入到套筒(cascode)级的电流为I。当输入共模电压偏置在电源电压(supply)(或电源地(ground))附近时,PMOS输入对管P1、P2(或NMOS输入对管N1、N2)关断,为维持恒定跨导(constant-gm)特本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:杨建明
申请(专利权)人:珠海炬力集成电路设计有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利