一种多芯片封装结构及其制造方法技术

技术编号:33795408 阅读:31 留言:0更新日期:2022-06-12 14:58
本发明专利技术涉及一种多芯片封装结构及其制造方法,涉及半导体封装领域,通过优化散热板的结构,使得每个散热块可以独立的运动,进而可以确保散热板的各个散热区与不同芯片表面的散热胶层紧密接触,进而提高散热效率,同时在每个散热区外围设置热阻区,防止不同芯片所产生的热量进行横向传递,进而抑止各芯片之间发生热串扰现象。同时在各芯片之间均设置支撑件,并利用该些支撑件抵接第一热阻区、第二热阻区、第三热阻区、第四热阻区,以提高散热板的稳固性,减少由于树脂块的过量移动而造成连接线损坏的几率。线损坏的几率。线损坏的几率。

【技术实现步骤摘要】
一种多芯片封装结构及其制造方法


[0001]本专利技术涉及半导体封装领域,特别是涉及一种多芯片封装结构及其制造方法。

技术介绍

[0002]在现有的多芯片封装结构的制造过程中,通常是先提供导电基底,接着在所述导电基底上设置多个半导体芯片,接着在多个所述半导体芯片上分别设置散热胶层,接着在所述导电基底上设置散热件,所述散热件通过各散热胶层与各半导体芯片进行热连接。而现有的散热件通常是板状结构,由于散热件与各散热胶层的接触不良,进而导致各半导体芯片的产生的热量无法快速导出。

技术实现思路

[0003]本专利技术的目的是克服上述现有技术的不足,提供一种多芯片封装结构及其制造方法。
[0004]为实现上述目的,本专利技术提出一种多芯片封装结构的制造方法,包括以下步骤:提供一导电基底,在所述导电基底上设置第一芯片、第二芯片、第三芯片和第四芯片。
[0005]在所述第一芯片和第二芯片之间、所述第二芯片和第三芯片之间、所述第三芯片和所述第四芯片之间、所述第四芯片和所述第一芯片之间分别设置一支撑件。
[0006]提供一散热件,所述散热件包括散热板和围绕所述散热板的散热支撑框,所述散热板与所述散热支撑框连接,所述散热板包括第一散热区、第二散热区、第三散热区、第四散热区和分别围绕所述第一散热区、第二散热区、第三散热区、第四散热区的第一热阻区、第二热阻区、第三热阻区、第四热阻区,每个所述散热区均包括多个散热块,每个所述热阻区均包括多个树脂块,相邻的所述散热块、相邻的所述树脂块以及相邻的所述散热块和所述树脂块之间均通过连接线连接。
[0007]将所述散热件设置在所述导电基底上,所述散热支撑框与所述导电基底固定连接,所述第一散热区、第二散热区、第三散热区、第四散热区分别设置在所述第一芯片、第二芯片、第三芯片、第四芯片上,多个所述支撑件分别抵接所述第一热阻区、第二热阻区、第三热阻区、第四热阻区。
[0008]在优选的技术方案中,所述第一芯片、第二芯片、第三芯片、第四芯片的底面均设置有导电焊盘,将所述第一芯片、第二芯片、第三芯片、第四芯片的导电焊盘均通过导电凸块与所述导电基底电连接。
[0009]在优选的技术方案中,将所述第一芯片、第二芯片、第三芯片、第四芯片的导电焊盘均通过导电凸块与所述导电基底电连接之后,在每个芯片与所述导电基底之间均形成一底部填充层。
[0010]在优选的技术方案中,所述第一芯片的厚度大于所述第二芯片的厚度,所述第二芯片的厚度大于所述第三芯片的厚度,所述第四芯片的厚度大于所述第三芯片的厚度且小
于所述第一芯片的厚度。
[0011]在优选的技术方案中,在所述导电基底上形成多个凹槽,使得每个所述支撑件的一部分嵌入到相应所述凹槽中,在每个所述支撑件的上端形成一弹性缓冲层。
[0012]本专利技术还提出一种多芯片封装结构,其采用上述方法制造形成的。
[0013]相较于现有技术,本专利技术的多芯片封装结构及其制造方法有如下的有益效果:通过优化散热板的结构,使得每个散热块可以独立的运动,进而可以确保散热板的各个散热区与不同芯片表面的散热胶层紧密接触,进而提高散热效率。在每个散热区外围设置热阻区,防止不同芯片所产生的热量进行横向传递,进而抑止各芯片之间发生热串扰现象。在各芯片之间均设置支撑件,并利用该些支撑件抵接第一、第二、第三、第四热阻区,以提高散热板的稳固性,减少由于树脂块的过量移动而造成连接线损坏的几率。
附图说明
[0014]图1为在导电基底上设置第一芯片、第二芯片、第三芯片和第四芯片的俯视图。
[0015]图2为在导电基底上设置支撑件的俯视图。
[0016]图3为散热件的俯视图。
[0017]图4为将所述散热件设置在所述导电基底上的截面图。
具体实施方式
[0018]为了更好的理解本专利技术的技术方案,下面结合附图对本专利技术实施例进行详细描述。
[0019]应当明确,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其 它实施例,都属于本专利技术保护的范围。
[0020]请参阅图1

图4。需要说明的是,本实施例中所提供的图示仅以示意方式说明本专利技术的基本构想,遂图示中仅显示与本专利技术中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0021]如图1

图4所示,本专利技术还提出一种多芯片封装结构的制造方法,包括以下步骤:首先,提供一导电基底100,在所述导电基底100上设置第一芯片201、第二芯片202、第三芯片203和第四芯片204。在具体的实施例中,所述导电基底100包括芯板,在所述芯板中设置多个导电通孔,进而在所述芯片的上表面和下表面设置导电布线层,且上表面的导电布线层通过多个导电通孔与下表面的导电布线层电连接。进一步的,还包括覆盖上下表面的导电布线层的保护层。更具体的,所述芯板可以为陶瓷芯片或塑料芯板,所述导电布线层为金属铜层或金属铝层,所述保护层可以为氧化铝层、氧化硅层、氮化硅层、有机树脂层中的一种或多种。
[0022]在具体的实施例中,所述第一芯片201、第二芯片202、第三芯片203、第四芯片204可以为功能相同的芯片或功能不同的芯片。进一步的,所述第一芯片201、第二芯片202、第三芯片203、第四芯片204的产热量不同,在更具体的实施例中,所述第一芯片201、第二芯片202、第三芯片203、第四芯片204的底面均设置有导电焊盘205,所述第一芯片201、第二芯片
202、第三芯片203、第四芯片204的导电焊盘205均通过导电凸块206与所述导电基底100电连接。在具体的实施例中,所述导电凸块206可以由焊球、金属铜块等合适的导电材料形成。
[0023]在具体的实施例中,将所述第一芯片201、第二芯片202、第三芯片203、第四芯片204的导电焊盘205均通过导电凸块206与所述导电基底100电连接之后,在所述第一芯片201、第二芯片202、第三芯片203、第四芯片204与所述导电基底100之间均形成一底部填充层300。所述底部填充层300为树脂材料,所述底部填充层300的存在保护所述第一芯片、第二芯片、第三芯片、第四芯片与导电基底100的电连接的稳固性。
[0024]接着在所述第一芯片201和第二芯片202之间、所述第二芯片202和第三芯片203之间、所述第三芯片203和所述第四芯片204之间、所述第四芯片204和所述第一芯片201之间分别设置一支撑件400。在具体的实施例中,任意相邻两芯片之间的支撑件400的个数为一个或多个。
[0025]在具体的实施例中,设置所述支撑件400之前,在所述导电基底100上预先形成多个凹槽,进而使得每个所述支撑件400的一部分嵌入到相应所述凹槽中。在更优选的实施例中,在每个所述支撑件400的上端形成一弹本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多芯片封装结构的制造方法,其特征在于:包括以下步骤:提供一导电基底,在所述导电基底上设置第一芯片、第二芯片、第三芯片和第四芯片;在所述第一芯片和第二芯片之间、所述第二芯片和第三芯片之间、所述第三芯片和所述第四芯片之间、所述第四芯片和所述第一芯片之间分别设置一支撑件;提供一散热件,所述散热件包括散热板和围绕所述散热板的散热支撑框,所述散热板与所述散热支撑框连接,所述散热板包括第一散热区、第二散热区、第三散热区、第四散热区和分别围绕所述第一散热区、第二散热区、第三散热区、第四散热区的第一热阻区、第二热阻区、第三热阻区、第四热阻区,每个所述散热区均包括多个散热块,每个所述热阻区均包括多个树脂块,相邻的所述散热块、相邻的所述树脂块以及相邻的所述散热块和所述树脂块之间均通过连接线连接;将所述散热件设置在所述导电基底上,所述散热支撑框与所述导电基底固定连接,所述第一散热区、第二散热区、第三散热区、第四散热区分别设置在所述第一芯片、第二芯片、第三芯片、第四芯片上,多个所述支撑件分别抵接所述第一热阻区、第二热阻区、第三热阻区、第四热阻区。2.根据权利要...

【专利技术属性】
技术研发人员:陈国栋
申请(专利权)人:山东中清智能科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1